电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PX-721-HAT-KABN-139M264000

产品描述LVCMOS Output Clock Oscillator, 139.264MHz Nom, ROHS COMPLIANT, HERMETIC SEALED PACKAGE-6
产品类别无源元件    振荡器   
文件大小620KB,共9页
制造商Vectron International, Inc.
官网地址http://www.vectron.com/
标准  
下载文档 详细参数 全文预览

PX-721-HAT-KABN-139M264000概述

LVCMOS Output Clock Oscillator, 139.264MHz Nom, ROHS COMPLIANT, HERMETIC SEALED PACKAGE-6

PX-721-HAT-KABN-139M264000规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Objectid1262944605
包装说明ROHS COMPLIANT, HERMETIC SEALED PACKAGE-6
Reach Compliance Codecompliant
其他特性ENABLE/DISABLE FUNCTION; TR, 7 INCH
最长下降时间1.2 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
安装特点SURFACE MOUNT
标称工作频率139.264 MHz
最高工作温度70 °C
最低工作温度
振荡器类型LVCMOS
输出负载15 pF
物理尺寸7.0mm x 5.0mm x 1.62mm
最长上升时间1.2 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Gold (Au) - with Nickel (Ni) barrier

文档预览

下载PDF文档
PX-721
Single Frequency HPLL XO
PX-721
Descrip on
The PX-721 is a crystal oscillator, XO, based upon Vectron’s HPLL high performance phase locked loop frequency mul plier ASIC, that combines
key digital synthesis techniques with VI’s proven core analog technology blocks. A standard low frequency crystal provides the reference to
the frac onal-n synthesizer so that virtually any frequency between 10MHz and 1200 MHz can be factory programmed allowing quick turn
manufacturing.
Features
Applica ons
Features
• Industry Standard Package, 5.0 x 7.0 x 1.8 mm
• HPLL High Performance PLL ASIC
• Ji er < 500 fs-rms (12 kHz to 20 MHz)
• Output Frequencies from 10 MHz to 1200 MHz
• Spurious Suppression, 70 dBc Typical
• 2.5V or 3.3V Supply Voltage
• LVCMOS, LVPECL or LVDS Output Configura ons
• Output Enable
• Compliant to EC RoHS Direc ve
Applica ons
PLL circuits for clock smoothing and frequency transla on
Descrip on
Standard
• 1-2-4 Gigabit Fibre Channel
• 10 Gigabit Fibre Channel
• 10GbE LAN / WAN
• Synchronous Ethernet
• OC-192
• SONET / SDH
INCITS 352-2002
INCITS 364-2003
IEEE 802.3ae
ITU-T G.8262
ITU-T G.709
GR-253-CORE Issue4
Block Diagram
V
DD
COutput
Output
XTAL
LVCMOS
LVPECL
LVDS
HPLL
OE or NC
OE or NC
Gnd
Figure 1 - Block Diagram
Page 1 of 9
Vectron Interna onal • 267 Lowell Road, Hudson, NH 03051 • Tel: 1-88-VECTRON-1 • h p://www.vectron.com
Rev2: 14 November 2012
单片机按键扫描程序的设计注意事项
新型的按键扫描程序 不过在网上游逛了很久,也看过不少源程序了,没有发现这种按键处理办法的踪迹,所以,我将他共享出来,和广大同僚们共勉。非常坚信这种按键处理办法的便捷和高效,可以 ......
fish001 微控制器 MCU
大家中秋国庆8天假期都有什么安排啊
RT,大家都有什么计划? 回家?旅游? :lol还是宅着 不会有人需要加班吧:funk:...
sint27 聊聊、笑笑、闹闹
终于进了自己喜欢的公司,同时第一次散分!!!!!!
终于进了自己喜欢的公司,同时第一次散分!!!!!!...
超超真 嵌入式系统
WinCE启动慢
到了 Log2Phys: Logical 0x500 -> Physical 0x900 很久之后,才会到 System ready!...
Alan1987 嵌入式系统
【FPGA小技巧】三级逻辑有多快?怎样计算?
w3级逻辑的速度有多快? w布线时延大致可估算为与逻辑时延相等 —下面Slice的时延是Tilo,从F,G经过LUT输出的时延 49034 TCKO, 时钟到输出的时延; TDICK 时钟到输入的时延;...
eeleader FPGA/CPLD
verilog语法总结
一:基本Verilog中的变量有线网类型和寄存器类型。线网型变量综合成wire,而寄存器可能综合成WIRE,锁存器和触发器。二:verilog语句结构到门级的映射1、连续性赋值:assign连续性赋值语句逻 ......
eeleader FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1776  586  2843  220  1238  36  12  58  5  25 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved