电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530GA15M0000DGR

产品描述CMOS Output Clock Oscillator, 15MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530GA15M0000DGR概述

CMOS Output Clock Oscillator, 15MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530GA15M0000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率15 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
电容降压式电源
  最近有人把坏的LED灯拿来维修,拆解后发现,大部分小功率的LED灯,几乎全都是阻容降压电路,要说安全性和稳定性就要看具体厂家的用料和元件参数的选择,暂且不表。但说这种电路由于其具有体 ......
qwqwqw2088 模拟与混合信号
ufun的物联网之路(一)
最近喜欢上了远程控制,想自己搭建一个物联网平台。然后揭竿而起拉来了俩个小伙伴,一个做网站开发的,一个做java后台的。现在需要联手打造一个属于自己的物联网平台,以后添加设备的时候就 ......
liu583685 stm32/stm8
ufun活动即将进入到第一阶段的评奖活动,ufun小伙伴看过来
转眼间,就进入到8月啦,ufun的小伙伴注意啦,8月10日我们即将进入到活动第一阶段的评奖{:1_123:} 大家ufun学习的怎样啦?有什么疑问和学习心得别忘记社区发帖讨论哦 PS: 252420 ......
nmg stm32/stm8
哪位大侠有IEC62885-2标准
哪位大侠有IEC62885-2标准啊? 基于参考一下下,谢谢了 ...
guzhong72 下载中心专版
关于am335x LCD buffer的问题请教
看start ware中的例程,在连接DMA,指定内存的跨度时,使用(unsigned int) image1+sizeof(image1)-2, 请问大家知道这里为什么要减2吗?另外请问image1数组当中前面16byte的所谓的look up table ......
jakon_woo DSP 与 ARM 处理器
EEWORLD感谢有你——ddllxxrr
1、2013年您在EEWORLD一共发表了多少主题帖(请点击我的话题-我的主题查看)回复了多少贴子(请点击我的话题-我的回复查看) 我看了下,数不清了,回复的更数不清了。 2、2013年您在EEW ......
ddllxxrr 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 832  657  84  1944  1284  27  53  40  9  41 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved