电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531SC507M000DGR

产品描述LVDS Output Clock Oscillator, 507MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531SC507M000DGR概述

LVDS Output Clock Oscillator, 507MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531SC507M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率507 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
请教关于运放LM324
因为线路板上只有+8V]跟5V电源,而如果用+8V跟GND给LM324供电的话,不能满足要求,因为要求LM324的最少输出要为0V左右,所以就用+8V接LM324的V+,-5V接LM324的V-,电路能正常工作。不知批量生产 ......
ATT001 微控制器 MCU
物联网技术涉24个标准化组织 标准体系待统一
4月28日消息,在今日召开的的“2010物联网高峰研讨会”上,工业和信息化部电信研究院副院长曹淑敏表示,目前由于物联网涉及到应用范围广,网络层级多,推动物联网发展急需建立统一的物联网标准 ......
xtss 无线连接
驱动里面怎么实现这个??
我要实现按下一个gpio按键后弹出一个对话框,上面有两个按钮,请问这个可以在驱动里面实现吗?MessageBox可以出现两个按钮,但按钮文字不能改变?...
易晋生 嵌入式系统
ADuCM360的ADC部分(待续)
1、设置ADCxCON选择相应的通道,以及是否缓冲。两个ADC模块可以设置对同一输入端采样。 2、ADC增益控制PGA。ADC的增益可以设置为1、2、4、8、16、32、64、128。由ADCxMDE寄存器设置。如果设 ......
dontium ADI 工业技术
求助:在哪里能够找到usb最新驱动程序(VXWORKS5.5)
小弟使用的是vxworks5.5,xscale平台。USB驱动程序代码的生成时间时2001年的,导致我的系统USB盘使用有问题。请大虾帮忙提供最新的USB驱动程序代码。谢谢。...
zhaonash 实时操作系统RTOS
3R33的恒流电路
3R33的恒流电路 ...
ruizz 电源技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 285  1302  2285  668  262  49  11  40  18  26 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved