电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531NA924M000DGR

产品描述LVDS Output Clock Oscillator, 924MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531NA924M000DGR概述

LVDS Output Clock Oscillator, 924MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531NA924M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率924 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
protel99中制作元器件时怎么画虚线
大家好: 我想在protel99中制作元器件画虚线(继电器上有虚线)但是我不会画,该怎么办?我在元件库里找的继电器不是我想要的那种,所以很郁闷,谢谢了...
dingedward 嵌入式系统
玩板作品汇总
活动正在进行中,欢迎加入玩板队伍~ 活动链接:你玩板来我有奖!翻出板子一起玩 @dcexpert “玩板”+在STM32F7DISC上重玩micropython(1) “玩板”+在ST ......
okhxyyo 测评中心专版
Failed to write memory at 0X4000?!
想请教大家一个问题,我用的MSP430F1611,下载程序时出现Failed to write memory at 0X4000的错误,试了好多次都不行,又重新建立工程也不行,硬件的连接应该没有问题,向大家请教是为啥啊?谢 ......
jw1975 微控制器 MCU
第二届IEEE电子商务与电子政务国际会议(ICEE2011)
第二届IEEE电子商务与电子政务国际会议(ICEE2011)由上海大学和上海商学院共同主办,将于2011年5月6日至8日在上海召开。会议接收英文及中文文章,录用的文章将由IEEE出版并被EI全文核心检索。 ......
tonight123 模拟电子
【求助】232
我想从pc上用232给f437传一组数据,用uart。我用串口助手试了试,总不行。数据不对,好像是时间不对。不知哪位大侠能给想个办法。...
qingrong668 微控制器 MCU
找个USIM读卡器
我想复制TD卡,看CCSID编号可能是v2的USIM,不知道用什么读卡器能读,最好有能复制的写卡器。 哪位做过这个,用写卡之家的凤凰编程器不知道行不行。GEMPLUS的也不知道。...
jinqc 嵌入式系统

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 600  476  672  368  678  13  10  14  8  40 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved