电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531EB193M000DG

产品描述LVPECL Output Clock Oscillator, 193MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531EB193M000DG概述

LVPECL Output Clock Oscillator, 193MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531EB193M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率193 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
基于AM3359的即时拍照、图片修改系统
主要完成下面这些功能 1. 拍照功能。通过控制摄像头拍照,通过UART 接口和摄像头通信,可将照片存放在存储单 元中。配置上外部存储卡,可以将照片存放到挂载在片上系统的任意内存卡中。 2. ......
amyuyang DSP 与 ARM 处理器
[转载]在iTOP-4412开发板上调试helloworld应用
1.安装ADB驱动在开发板上调试 Android 应用,首先要安装 ADB 驱动。通过“SDK Manager.exe”来安装。如下图所示。另外需要注意的是,如果要使用SDK Manager 安装软件,需要将 Eclipse 关闭。2 ......
Chihiro Linux开发
AD9854调试心得
上次做了个几十M的DDS扫频项目,相关的设计过程也写到坛子里了。https://bbs.eeworld.com.cn/forum.php?mod=viewthread&tid=469641&highlight=DDSɨƵ当时选择的DDS芯片是AD9851,该芯 ......
kindred 无线连接
微型实时多目立体视觉机设计与实现
493915 ...
至芯科技FPGA大牛 FPGA/CPLD
称重传感器仪表设计(内部讲义)
讲解的很详细全面,适合初入该领域研发设计人士...
simonprince 传感器
【瑞萨80212】基于蓝牙模块的温度采集和开关控制器
本帖最后由 reayfei 于 2014-9-22 02:18 编辑 起初,打算做一个刷卡器模块,都买好RC522模块了,发现RC522模块仅支持3.3V系统,无奈放弃。 手里正好有一块HC05蓝牙模块,正好拿来做个高端点 ......
reayfei 瑞萨MCU/MPU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2589  1124  1297  1154  504  49  56  17  7  42 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved