电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531HC932M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 932MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531HC932M000DGR概述

CMOS/TTL Output Clock Oscillator, 932MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531HC932M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率932 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
很卡,重装也卡
很卡,重装也卡 ...
全是大称 Linux开发
NXP 1788 的USB应用
在使用NXP1788 USB的时候,上层与底层都是有点问题,不是每次都这样,实在是不知道是什么原因,请大家帮忙分析分析 这两张图片是对NXP1788的USB监测的一个数据, 请大家分析分析 ......
茶香排骨 NXP MCU
单片机工程师岗位已经灭亡了吗?
发这样的帖子,肯定很多人不同意楼主观点,但是大势是不可扭转的,看一下现在消费电子行业基本是ARM+操作系统的天下了,8位的单片机,份额已经低的不能再低! 就连工业控制,仪器仪表等单片机 ......
huaihebian 工作这点儿事
学了半年的单片机,大家给我点意见吧,谢谢
学了半年单片机但是突然今天觉得都好难,不知道从什么地方开始学起了,我同学说学硬件,还有我看了历年的电子设计大赛真的,感觉我一点都不懂,我到现在只会编程,编的也只是一切基础的东西,难 ......
ylf175300 51单片机
关于定时器的使用
在写Modbus协议,RTU格式。帧头帧尾有3.5个字符时间长度,想用定时器判断,请哪位大侠有空帮忙看看,如何写。 定时器的初始化,是程序初始化时初始化,还在判断接收数据时初始化? 部分参考 ......
benbending 微控制器 MCU
关于PWM波形输出
:Cry:各位大侠,最近小弟自己做了一块2812的最小系统板,用于驱动电机,焊好调试,写了个小程序,程序内容为12个pwm输出不同占空比,EVA的六路PWM可以用示波器看到波形,EVB的六路就啥都测不 ......
恺纬 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1918  1256  1024  1525  2920  19  51  41  25  14 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved