电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AA554M000BG

产品描述LVPECL Output Clock Oscillator, 554MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531AA554M000BG概述

LVPECL Output Clock Oscillator, 554MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AA554M000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率554 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
dsp sci 模式可以正常读写16个字节
呵呵,用最笨的方法,让dsp sci 模式可以正常读写16个字节...
安_然 DSP 与 ARM 处理器
求大神急救啊,老板下午开会就让我分析这个电路
本帖最后由 pqa 于 2017-1-17 10:01 编辑 麻烦大神帮我分析下这个电路,下午开会要做分析报告现在还不太明白,急死了,拜托大侠们了,江湖救急,不胜感激,容日后相报。1)为什么要用三个三 ......
pqa 汽车电子
ez430用于无线更新的txt文件怎么生成的?
默认直接生成的是d43文件,使用Lite FET-Pro430另存成txt文件后,还是更新不了,第一遍进度条走完报这个错误 196211 eZ430-Chronos\Recovery\Chronos Watch\Applications下的Recovery ......
amy320 微控制器 MCU
号外号外~注册就有下载积分送罗~~
{:1_108:}{:1_108:}{:1_108:}号外号外~~ 为了急大家所需,让大家不再面临需要下载资料但无积分可用的尴尬局面,从今天起,新注册用户就送下载积分罗~ 已经开始赠送啦,有需要下载资料却 ......
okhxyyo 下载中心专版
嵌入式群、VC群、黑客群、ASP群、经济群
欢 迎 大 家 加 入: 黑 客 群:18605156 VC 群:1 8 6 0 7 5 9 0。 ASP群:48490599 嵌 入 式 群:3 3 9 5 ......
niuhaibing 嵌入式系统
hi,各位,wince下怎么Tracert呢
hi,各位,wince下怎么Tracert呢?我想知道我链接的服务器经过了哪些路由。不知道wince下有没有像windows一样的在命令行下面输入pathping www.google.com,这样的东西呢?...
54413141 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2077  189  1796  1725  190  9  54  2  20  14 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved