电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EA747M000DG

产品描述LVPECL Output Clock Oscillator, 747MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530EA747M000DG概述

LVPECL Output Clock Oscillator, 747MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EA747M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率747 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
Windows CEnet的串口通讯类设计.pdf
Windows CEnet的串口通讯类设计.pdf...
yuandayuan6999 单片机
感测元件的明日之星-HT48R30结合在方向控制的应用
感测元件的明日之星-HT48R30结合在方向控制的应用在未来的世界里面,我们的世界将会越来越多的用的遥感技术先给大家整理了一个这样的文章大家可以看看 ...
rain 测试/测量
【转载分享】C语言经典用法累积
在别的论坛看,转了过来不错,蛮有用的。 (1)typedef, union 和 struct来处理位变量数据然后在同一处理数据例如:typedef union { struct { u8 fBreak:1; u8 fBrock:1; u8 fBar ......
jay312 stm32/stm8
老大们帮个忙.急`````````````````````!
有谁知道 74LS247跟74LS161 芯片的功能及 功能表```? 知道的麻烦说下 急用````! 谢谢各位...
as27df 单片机
stm32f429探索板代码的问题
问题1:((LCD_SPI->CR1 & SPI_CR1_SPE) == 0)这个语句中如何查看LCD_SPI这个指针的所指向的结构体,LCD_SPI就是SPI5的的宏定义,右键查找定义他是一个地址。 问题2: LCD_CtrlLinesConfig(); ......
76176235 stm32/stm8
易电源学习心得
考了80分,还需要好好学下易电源.其实以前那到过易电源的样品,小小的易电源居然集成了电感在里面,这对DC-DC变换器来说就像使用传统的LDO一样简单,我拿到手的是LMZ14203这块易电源,内部的结构 ......
baomk 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1804  1434  1483  2063  1826  32  42  8  38  28 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved