电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531BC55M0000DG

产品描述LVDS Output Clock Oscillator, 55MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531BC55M0000DG概述

LVDS Output Clock Oscillator, 55MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531BC55M0000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率55 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
!!!当发生陷阱操作时(INT 2E),中断的级别是PASSIVE_LEVEL吗?
当Windows从用户态陷入内核态后,在执行内核代码的时候,它的中断级别是什么,是PASSIVE_LEVEL吗?? INT 2E的中断等级是什么? 谢谢~~...
cbl_rfid 嵌入式系统
CPU是怎么找到中断处理程序的SS和SP的?
各位大师,请教一下,中断程序自己的SS和SP存放在中断程序中的什么位置,使得CPU能够迅速找到它,从而能够实现返回位置的压栈操作? 因为中断处理程序的CS和IP可以通过中断向量获得,但是中断 ......
water0 嵌入式系统
人类首次直接探测到引力波
【转贴】 美国当地时间2月11日上午10点30分(北京时间2月11日23点30分),美国国家科学基金会(NSF)召集了来自加州理工学院、麻省理工学院以及LIGO科学合作组织的科学家在华盛顿特区国家 ......
maychang 聊聊、笑笑、闹闹
嵌入式培训那里OK?
嵌入式培训那里OK?...
zhaoboqian 嵌入式系统
移植ssh到helper2416_通过winscp交互
1、板子好像没支持sshd,打算自己移植一个,昨天晚上花了点时间弄了下,蛮简单的,已经ok了,上传压缩包给需要的人。 2、一般我个人在写应用的时候都会用这个工具的winscp或者linux下面scp命 ......
lyzhangxiang 嵌入式系统
十天倒计时,登榜活动再冲锋!胜利就在前方!
:victory: 距离上次学分更新过去二十天了,在这段时间里,榜单已经悄悄发生了变化,很多人已经默默地赶超,登上了新的高度! 另外,已经有很多人分享了自己的学习心得,在此先对分享的各位 ......
linjiang TI技术论坛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1992  2504  115  484  1584  15  26  34  5  20 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved