电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530KA441M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 441MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530KA441M000DGR概述

CMOS/TTL Output Clock Oscillator, 441MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530KA441M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率441 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
最复杂的问题……
  看过"五号特工组"吗?其中有一段说:一位特工冒名顶替日本围棋高手宫本太郎打入敌人内部,窃取机密...这位有正义感的日本围棋高手在掩护我们的特工撤退时候手里拿着一本<围棋入门>小 ......
njdyp 单片机
C6000程序的基本结构
一个最小的C应用程序项目必须至少包含3个文件: (1)主程序 main.c 这个文件必须包含一个main()函数作为C程序的入口点。 (2)连接命令文件 .cmd 这个文件包含了dsp和目标板的存储器空间 ......
Aguilera 微控制器 MCU
USB D+与D-数据线上的波形是哪一个
如下图所示,请问USB D+与D-数据线上的波形是哪一个? 92653...
pxy94 ARM技术
如何评估需要的SRAM大小
打算用MSP430系列,在选型阶段,C程序也已经写完了,需要确定SRAM的大小,请问各位如何评估,IAR软件中能看得出来吗。...
dsp_comm 微控制器 MCU
【NXP Rapid IoT评测】+手机同步器之一
本帖最后由 北方 于 2018-12-26 13:57 编辑 1、承前启后的Rapid IoT 通常意义上的物联网开发工具都是开发板的样子,但NXP Rapid IoT完全的不一样。因为NXP Rapid IoT几乎就是一个原 ......
北方 无线连接
谁有呼叫中心的系统解决方案文档发份给我
谢谢了,写文档真的不知道如何下笔,希望帮帮忙! 我的email是qq279644337@163.com 本人邮箱,再次感谢,越详细越好!...
hqj555 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 810  2102  595  2755  582  1  21  15  19  29 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved