电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530NB1274M00DG

产品描述LVDS Output Clock Oscillator, 1274MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530NB1274M00DG概述

LVDS Output Clock Oscillator, 1274MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530NB1274M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1274 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
你们的OLED能显示出红色吗? 我写的是红色
怎么显示的是橙色?...
tagetage DIY/开源硬件专区
诚邀加入讨论组
欢迎加入CIA(Common Interests Allians,共同兴趣联盟) 本小组主要讨论LINUX, FPGA,DSP,ARM, MCU,如果你的兴趣与以上内容有交集,欢迎加入! https://home.eeworld.com.cn/my/space. ......
wenhuawu FPGA/CPLD
双层板,PCB收费的问题 ?
本帖最后由 yhye2world 于 2019-12-17 14:39 编辑 如附图一、附图二所示: 两个双面板,尺寸如图所示。 请问,这两个PCB的收费一样吗 ? 谢谢! 说明,发帖的 目的 ......
yhye2world PCB设计
眼图测量技术讲义
给有需要的朋友们 内容介绍:眼图是当今衡量高速信号完整性指标最常用的手段,绝大多数硬件研发与测试工程师在日常的工作中都会或多或少的与信号眼图打交道。那么眼图在示波器上是如何形成的 ......
zcgzanne 测试/测量
stm32051c4谁用过,有个定时器pwm工程的例子吗
发个例子给我吧,我这也不知道是软件没装好,还是其他什么原因,一直出问题,逻辑分析仪也用不了...
越狱兔哥哥 stm32/stm8
iar工具输出汇编代码
https://bbs.eeworld.com.cn/viewthread.php?tid=313251&extra=page%3D1%26amp%3Bfilter%3Dtype%26amp%3Btypeid%3D30求msp430汇编教程 ......
ywb888 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 436  2058  1259  174  427  40  17  28  6  34 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved