电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MC1003M00DGR

产品描述LVPECL Output Clock Oscillator, 1003MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530MC1003M00DGR概述

LVPECL Output Clock Oscillator, 1003MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MC1003M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1003 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
激光接收器项目
有谁做过激光接收器? 接收的是红色激光器发出的5~10KHz的频率 用硅光电池做的,我有样机的原理图,板子我也调通了,但是不知道如何采集硅光电池这一路的信号 有做过的大侠可以跟我联系一下 ......
liuzhouhu 嵌入式系统
DE1-SoC中的几个宏
HW_REGS_BASE(ALT_STM_OFST) HW_REGS_SPAN ALT_LWFPGASLVS_OFST 这几个宏的具体含义是什么? ...
全部都是泡馍 FPGA/CPLD
为什么说瓷片电容封装越大频率特性好?
在频率一定时,电容量越大,容抗是越小的;容抗越小,通过的频率也越低。 容抗的大小跟通过的频率关系: f=1/(2×π×C×Xc) 根据公式可知,容抗越小,通过的频率也越低,反之则越高;如电 ......
fish001 模拟与混合信号
凭经验选择开关电源磁芯尺寸和类型
这是一则凭经验选择开关电源磁芯尺寸和类型的资料,可以参考一下。 https://download.eeworld.com.cn/download/1962812701/551656 ...
快羊加鞭 下载中心专版
你知道电子镇流器的原理及作用么?
1. 电子镇流器的原理   电子镇流器是一个将工频交流电源转换成高频交流电源的变换器,工频电源经过射频干扰(RFI)滤波器,全波整流和无源(或有源)功率因数校正器(PPFC或APFC)后, ......
qwqwqw2088 模拟与混合信号
top系列电源设计软件
top系列电源设计软件,英文的。...
terrykgm 电源技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2742  837  1827  1216  1419  3  56  28  25  49 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved