电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

5962-8983913RX

产品描述EE PLD, 15ns, CMOS, CDIP20, CERAMIC, DIP-20
产品类别可编程逻辑    可编程逻辑器件   
文件大小263KB,共13页
制造商Cypress(赛普拉斯)
下载文档 详细参数 全文预览

5962-8983913RX概述

EE PLD, 15ns, CMOS, CDIP20, CERAMIC, DIP-20

5962-8983913RX规格参数

参数名称属性值
厂商名称Cypress(赛普拉斯)
零件包装代码DIP
包装说明DIP,
针数20
Reach Compliance Codeunknown
ECCN代码3A001.A.2.C
JESD-30 代码R-GDIP-T20
专用输入次数8
I/O 线路数量8
端子数量20
最高工作温度125 °C
最低工作温度-55 °C
组织8 DEDICATED INPUTS, 8 I/O
输出函数MACROCELL
封装主体材料CERAMIC, GLASS-SEALED
封装代码DIP
封装形状RECTANGULAR
封装形式IN-LINE
可编程逻辑类型EE PLD
传播延迟15 ns
认证状态Not Qualified
筛选级别MIL-STD-883
最大供电电压5.5 V
最小供电电压4.5 V
标称供电电压5 V
表面贴装NO
技术CMOS
温度等级MILITARY
端子形式THROUGH-HOLE
端子位置DUAL
Base Number Matches1

文档预览

下载PDF文档
16V8
PALCE16V8
Flash Erasable,
Reprogrammable CMOS PAL
®
Device
Features
• Active pull-up on data input pins
• Low power version (16V8L)
— 55 mA max. commercial (10, 15, 25 ns)
— 65 mA max. industrial (10, 15, 25 ns)
— 65 mA military (15 and 25 ns)
• Standard version has low power
— 90 mA max. commercial (10, 15, 25 ns)
— 115 mA max. commercial (7 ns)
— 130 mA max. military/industrial (10, 15, 25 ns)
• CMOS Flash technology for electrical erasability and
reprogrammability
• PCI compliant
• User-programmable macrocell
— Output polarity control
— Individually selectable for registered or combinato-
rial operation
• Up to 16 input terms and 8 outputs
7.5 ns com’l version
5 ns t
CO
5 ns t
S
7.5 ns t
PD
125-MHz state machine
10 ns military/industrial versions
7 ns t
CO
10 ns t
S
10 ns t
PD
62-MHz state machine
• High reliability
— Proven Flash technology
— 100% programming and functional testing
Functional Description
The Cypress PALCE16V8 is a CMOS Flash Electrical Eras-
able second-generation programmable array logic device. It is
implemented with the familiar sum-of-product (AND-OR) logic
structure and the programmable macrocell.
Logic Block Diagram (PDIP/CDIP)
GND
10
I
8
9
I
7
8
I
6
7
I
5
6
I
4
5
I
3
4
I
2
3
I
1
2
CLK/I
0
1
PROGRAMMABLE
AND ARRAY
(64 x 32)
8
8
8
8
8
8
8
8
Macrocell
Macrocell
Macrocell
Macrocell
Macrocell
Macrocell
Macrocell
Macrocell
11
OE/I
9
12
I/O
0
13
I/O
1
14
I/O
2
15
I/O
3
16
I/O
4
17
I/O
5
18
I/O
6
19
I/O
7
20
V
CC
16V8–1
Pin Configurations
CLK/I
0
I
1
I
2
I
3
I
4
I
5
I
6
I
7
I
8
GND
I
8
GND
OE/I
9
I/O
0
I/O
1
1
2
3
4
5
6
7
8
9
10
20
19
18
17
16
15
14
13
12
11
V
CC
I/O
7
I/O
6
I/O
5
I/O
4
I/O
3
I/O
2
I/O
1
I/O
0
OE/I
9
I
2
I
1
CLK/I
0
V
CC
I/O
7
I
3
I
4
I
5
I
6
I
7
16V8–2
DIP
Top View
PLCC/LCC
Top View
4
5
6
7
8
3 2 1 20 19
18
17
16
15
14
9 10111213
I/O
6
I/O
5
I/O
4
I/O
3
I/O
2
16V8–3
Cypress Semiconductor Corporation
Document #: 38-03025 Rev. **
3901 North First Street
San Jose
CA 95134 • 408-943-2600
Revised September 3, 1998

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2070  1186  1374  1031  2449  11  24  14  20  23 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved