电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530RC578M000DGR

产品描述LVPECL Output Clock Oscillator, 578MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530RC578M000DGR概述

LVPECL Output Clock Oscillator, 578MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530RC578M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率578 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【是德征文】我所了解的是德示波器
本帖最后由 IC爬虫 于 2017-3-30 21:54 编辑 在大学的时候是德这个牌子的示波器是另外一个名称->安捷伦,对这个名字映像比较深,有一次路过生物专业的实验室,看到他们在搬一台据说好几十万 ......
IC爬虫 测试/测量
下载Intel白皮书 赢精彩好礼
下载Intel《构建至下一代工业自动化的可扩展性》和《Haswell微架构点亮机器视觉》白皮书,就有机会赢取精美一份。本次活动将从参与活动的网友中抽取120名幸运网友。 参与活动 >>下载Inte ......
nmg 嵌入式系统
RF功率测量系统 方案提交
thanksfor ADI...
lyzhangxiang ADI 工业技术
FPGA学习——Verilog简介
1、简介 Verilog HDL是一种硬件描述语言,专门用于设计数字系统,比如网络交换机,微处理器,存储器,甚至简单的触发器。利用Verilog HDL,用户可以在任何层次(Level)上设计任何数字电 ......
YvanEE FPGA/CPLD
来看一下10家芯片大厂涨价节奏,开启新一轮涨价潮
进入2022年,芯片大厂的涨价函仍在更新,涨价仍在继续。 近期突发事件频发,日本地震工厂停工、闪存芯片大厂材料污染,香港疫情、苏州疫情联电、京元电染疫冲击半导体产业链,加重了市场 ......
qwqwqw2088 聊聊、笑笑、闹闹
求助5529的usb如何开发
目前使用的5529,自己写的前后台系统,使用到了usb功能,将5529作为从机。如何让pc机识别,并能够让pc机与5529数据交互。...
jackey_smhao 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1037  1303  2402  2603  1716  14  31  28  53  15 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved