电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530RB473M000DGR

产品描述LVPECL Output Clock Oscillator, 473MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530RB473M000DGR概述

LVPECL Output Clock Oscillator, 473MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530RB473M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率473 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
工业用超声波流量计/热量表线路图
这是最新的大连海峰超声波线路图,供同行参考...
gauson 测试/测量
ADF4107
好用,的PLL...
zouxiaoping1012 FPGA/CPLD
谈谈我与ADI过去、现在和未来
为了更好的管理好ADI版块,为了给大家提供更好的服务以及有趣活动,EEWORLD需要了解大家与ADI的故事,比如:1、大家用ADI的哪些物料,最好具体到什么型号;2、同时该 ......
苏莎莎 ADI 工业技术
有人用过Hercules 做DRC和LVS么,急需援助啊。。。
用Hercules工具,版图抽取后,topcell.LAYOUT_ERRORS文件中。 ERRORS: ERR_TEXT_SHORT, ERR_TEXT_UNUSED, ERR_TEXT_OPEN_RENAME, ERR_TEXT_SHORT ERC reportwell pick-up layer ptd ......
spurray 嵌入式系统
help
bool TXcmplt = false; 这条语句为什么不能用呢?下面是提示信息。 e:\luhero\msp430\hart.h (32) : Warning: Type specifier missing; assumed "int" e:\luhero\msp430\hart.h (32) : E ......
独步狼 微控制器 MCU
[请教烧写FLASH问题]
大家好,有个问题请教下大家啊。。很迷惑 因为有2410板子,是NAND FLASH + SDRAM 类型, 如果我想试着烧写FLASH,用JTAG,但是我没有并口,或者是USB转并口但好像转并口只能用于打印, ......
blsky112 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 135  1577  1581  1274  2033  13  41  38  7  28 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved