电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530RB461M000DG

产品描述LVPECL Output Clock Oscillator, 461MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530RB461M000DG概述

LVPECL Output Clock Oscillator, 461MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530RB461M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率461 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
430单片机LaunchPad制作需要的软件编程处理
工程师们早上好: 我现在是一个新手,想做一个MSP430F6459的LaunchPad,模版是MSP430F5529LaunchPad,现在的硬件电路已经搭建完成,USB控制器选用的是TUSB2036芯片,仿真器选用的是MSP430F552 ......
shenchao 微控制器 MCU
超大规模集成电路(VLSI)设计流程2021版标准中的IP设计规范
在现代半导体行业中,基于 IP(知识产权)的 VLSI 设计方法是一种发展趋势,这对于增强VLSI 芯片的生产能力显得非常重要。 基于 IP核的设计结果在很大程度上是获得了可重用逻辑功能模块和布局设 ......
modemdesign FPGA/CPLD
STM32驱动彩屏
手里有个3.2寸TFT触摸屏,没有它的数据资料,小弟初学希望哪位大师给份资料,谢谢...
Globl 单片机
全国2013届高校毕业生重点行业系列网络招聘活动
——招专业人才,上一览英才 应届大学毕业生是社会的一个特殊群体,是指接受过大学教育的人,作为社会新技术、新思想的前沿群体、国家培养的高级专业人才。一直以专业知识强、综合素质高、有 ......
LEDycw 求职招聘
ST60 短距离非接触式60GHz毫米波连接器 实测
本帖最后由 x1816 于 2022-1-8 17:08 编辑 前情概要:见开箱和分析贴 https://bbs.eeworld.com.cn/thread-1191435-1-1.html 测试环境简介 测试使用PC到PC直连方式进行。2台PC都 ......
x1816 无线连接
J题电磁控制的 用电磁铁貌似磁力不够啊
本帖最后由 paulhyde 于 2014-9-15 03:29 编辑 如题~ 大家有什么建议没~ ...
741070398 电子竞赛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2856  804  2567  2847  533  49  36  34  56  35 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved