电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AA893M000DGR

产品描述LVPECL Output Clock Oscillator, 893MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531AA893M000DGR概述

LVPECL Output Clock Oscillator, 893MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AA893M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率893 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
论如何允许两个元件重叠,而不出现警告(绿色)的方法
在绘制PCB时,需要将几个接插件并排紧密排列,如下所示,出现警告提示 303287 之前也遇到过这个问题,当时采取的方式是重新做了个封装,将需要并排的多个元件做到一个封装上, ......
Tobey PCB设计
电子工程师小调查
各位电子相关研究生或者在职工程师怎么看待目前的收入?和前景?是否有压力? 怎么定位职业规划? 对于干私活怎么看?有没有想法,精力,途径? 对于创业、创客怎么看? 请各 ......
zca123 聊聊、笑笑、闹闹
请教:wifi通信程序
我现在的开发板有一个WIFI模块,支持802.11b/g.OS为WINCE5.0,开发工具为VS2005,用C/C++语言。 我需要开发它与AP的通信程序,传一些音视频数据。请问该看些什么资料?怎么下手!非常感 ......
zephyry 嵌入式系统
看到这张图片我气得不行
刚刚上网看看有没有可能千元以下升级我的电脑,痴心想看看能不能换新主板(自然cpu可能也不得不换了)(不知道我的DDR2的内存条还能不能用),看到这张图片我气得不行 我也是穷人 https://b ......
wangfuchong 聊聊、笑笑、闹闹
利尔达的430仿真器接线头做法
弄了个利尔达的LSD-FET430 UIF 仿真器,14芯双排。现在想只接TEST、REST、GND,但这样接后我不清楚两排最中间两根针(是这两根吧,引脚定义也没找到。。。)之间应该个多大的电阻才合适,有知 ......
f166783980 微控制器 MCU
来晒晒传说中的数码相框 呵呵
之前坛子里有人关注这个,所以发现了一个简单版本 供大家娱乐 并引发思路 呵呵 46420 46421 46422...
soso 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 302  347  2129  1027  488  54  4  22  3  44 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved