电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SB974M000DG

产品描述LVDS Output Clock Oscillator, 974MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530SB974M000DG概述

LVDS Output Clock Oscillator, 974MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SB974M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率974 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
手机短信
大家注意到没有 当你使用过两款以上的手机时,你会看到两款机子的发一条信息的字数不一样 也不知道移动联通患有现在的电信 对短信最大发多少字节有限制没有 我以前用的诺基亚1110一页可发 ......
heningbo 聊聊、笑笑、闹闹
我想用无线实现这样一种功能,大家来看看
我在两个位置有两套相同的采集装置,现在我想通过无线来进行采集的同步,就是说一个装置发一个采集命令出去然后马上开始采集,而另一侧的装置收到无线信号后也马上开始采集,现在要求两端的采集 ......
ogmwyv 嵌入式系统
LIN通信,校验和错误。
LIN通信时,对于从机(DSP 28035)的响应,主机有时提示校验和错误,可能是什么原因引起的?因为校验和都是28035的LIN自己算的,怎么会出现这个错误呢? ...
喜鹊王子 TI技术论坛
LPC1500体验+之七_AD使用初谈
本帖最后由 youzizhile 于 2014-9-16 10:57 编辑 LPC1500体验+开发环境的构建 LPC1500体验+驱动步进电机设计 LPC1500体验+led闪烁 LPC1500体验+之四_串口调试接收数据成功 LPC1500体验 ......
youzizhile NXP MCU
超低压SoC处理器C8051F9xx应用解析
超低压SoC处理器C8051F9xx应用解析 本书介绍新型超低压、超低功耗SoC处理器C8051F9xx,共分为17章,具体内容包括:C8051F9xx内核与功能总汇,可编程输入/输出端口与外设资源匹配,片上可编程基准 ......
tiankai001 下载中心专版
中断不理解
PieCtrl.PIEIER1.bit.INTx7=1; 为什么这样写啊,什么意思啊。intx7是什么东东啊??? 按道理是第七组的中断才对,有点不明白哦!...
gaoxiao 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 26  745  241  775  2741  33  57  12  16  4 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved