电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531SB477M000DG

产品描述LVDS Output Clock Oscillator, 477MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531SB477M000DG概述

LVDS Output Clock Oscillator, 477MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531SB477M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率477 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
一周精彩资源回顾:2017.2.27-2017.3.5
大家早上好~~又到了我们的一周精彩回顾时间啦~~赶紧来看一下我们刚刚过去的这周都出现了哪些精彩好贴吧~~ 精彩好贴推荐: DA14580DEVKT-B测评汇总贴 https://bbs.eeworld.com.cn/data/at ......
okhxyyo 聊聊、笑笑、闹闹
大家来讨论~也说6410的VGA显示抖动
前两天看见论坛上有一个老帖子讲6410用VGA输出屏幕会抖动的。正好前些日子我正试摄像头采集然后给硬件编解码器编码,也遇到了这个问题,不过已经稀里糊涂的解决了,希望大家针对如下问题来讨论 ......
YLM 嵌入式系统
找个芯片资料,上面MARK是S1B10(6个引脚),能用来驱动MOS管的,谢谢!
找个芯片资料,上面MARK是S1B10(6个引脚),用来驱动MOS管的,有没有哪位用过或者能找到它的具体型号,万分感谢!...
XA_cray 电源技术
STM32低功耗时,IO引脚配置的问题
分享一点关于STM32在低功耗状态时,IO引脚常规的配置内容。 1、将未使用的GPIO输入配置为模拟输入 GPIO始终有一个输入通道,可以是数字或模拟通道。 如果不需要读取GPIO数据,则优先配 ......
火辣西米秀 单片机
This function handles Hard Fault exception 問題
测试 UART收发的程式时会跑进这个副程式里,想请问一下如何解决这个问题呢,恳请各位高手帮忙协助谢谢。 /****************************************************************************** ......
savierkobe stm32/stm8
ISP问题
IAR怎么用ISP下载程序啊。请高手指点,谢谢。...
ray23 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1482  1720  880  1164  1825  46  53  50  55  48 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved