电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531BA849M000DG

产品描述LVDS Output Clock Oscillator, 849MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531BA849M000DG概述

LVDS Output Clock Oscillator, 849MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531BA849M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率849 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
eclipse下用arm-linu-gcc交叉编译出错
开发环境是用的eclipse,在setting里设置了compiler,linker,都设置成了arm-linu-gcc,assembler设置为了arm-linux-as。编译一个简单的armlinuxtest.c,内容就是helloworld。 出错为: arm-linu ......
sxfzdw ARM技术
请教下TE/PE/Lab Engineer Intern指的是什么岗位呢?
请教下TE/PE/Lab Engineer Intern指的是什么岗位呢?如果能介绍下具体的工作内容最好了。谢谢解答...
wstt 求职招聘
去了趟赛格电子花了四百多
准备DIY ,今天正好顺路就去了趟赛格电子,结果花了四百多,就买了点锡啊,剥线钳啊,线啊,烙铁头。。。 偶买了个好一点的万用表四位半的 优利德的 190呢,不知道有没有被宰,淘宝上最低168 再 ......
安_然 TI技术论坛
史上经典的搞笑口误
1.在食堂排队,听见旁边一男生说.“师傅,来碗‘子弹菜花’汤!”(紫菜蛋花汤)哈哈,笑得我喷汤了。 2.某日在米线店吃饭上得很慢很饿。终于按耐不住拍桌咆哮之,本来是想说再不上米线我就 ......
lixiaohai8211 聊聊、笑笑、闹闹
求助关于用MSP430F5438做音频的处理的问题
我是初学者,现在一上来就要做一个音频处理的项目(个人感觉难度很大),大概有两个功能: 1、需要用拾音器拾音然后做FFT提取基音再进行分析。2、播放音频(wav或者MP3格式) 我知道这个是DSP的 ......
renrencx 微控制器 MCU
如何在wince中解压rar文件
如何在wince中解压rar文件。可以用命令和函数解压最好。想在程序中自动解压一个文件...
zhang__zhixiang 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 67  492  351  648  2346  46  11  35  38  24 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved