电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531JA81M0000DGR

产品描述CMOS Output Clock Oscillator, 81MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531JA81M0000DGR概述

CMOS Output Clock Oscillator, 81MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531JA81M0000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率81 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
车辆短信息防盗报警系统程序
;采用AT89C2051单片机,晶振11.0592MHZ,通讯速率9600,采用TTL串口通讯;接收板为SB-JS1-L4 超再生锁存型接收板,8位地址4位数据(地址码均悬空);VT=17===P3.3=遥控接收板解码有效输出端 中断 ......
rain 单片机
射频识别技术软硬件系统研制
0 前 言 射频识别(即 Radio Frequency Identification,以下简称RFID) 技术是从九十年代兴起的一项自动识别技术。它利用无线射频方式进行非接触双向通信,以达到识别目的并交换数据。与磁卡 ......
xtss 无线连接
低功耗蓝牙测距技术应用方案及优化建议
随着无线射频技术的发展,以低成本、低能耗、低复杂性、高灵敏度为显著优点的短距离无线通信技术:RFID、蓝牙、WiFi,还有被苹果带热的UWB,它们满足了用户对无线通信产品的强烈追求,尤其是能 ......
疯狂的阿尔夫 能源基础设施
谁有破解版的中文AUTOCAD软件或下载地址
谁有破解版的中文AUTOCAD软件或下载地址。我下载了几个都安装不了,每次安装到一半都是说出错,是软件还是我安装不对。谢谢...
cjx19840106 PCB设计
430中中断向量的问题
#pragmavector=TIMERA0_VECTOR__interruptvoidTimer_A0(void){//比较寄存器CCR1的中断服务P5OUT^=0x04;//发生溢出时,取反P5.2}这段代码不是应该用#pragmavector=TIMERA1_VECTOR吗?他却用了# ......
916211127 微控制器 MCU
cs8900无法正确接收数据
各位大虾,经过几天的努力,网卡中断无法响应的问题已经解决了,可是现在又遇到个问题:中断程序虽然响应了,也进入的接收数据的函数,可是在查询接收状态寄存器的时候,总是返回接收没有OK,我 ......
joy.zhou 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 379  402  1763  742  1671  8  9  36  15  34 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved