电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530WA1385M00DGR

产品描述CMOS/TTL Output Clock Oscillator, 1385MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530WA1385M00DGR概述

CMOS/TTL Output Clock Oscillator, 1385MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530WA1385M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1385 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
07.07【每周讨论】工程师职称评定
面临毕业,事情很多也很烦。很多东西都不知道怎么办。《就业协议书》、《报到证》(派遣证)到底有啥用。还有既然走上技术这条路,职称评定更是关注了。 现在在公司里我只是一个软件技术员,像 ......
longxtianya 综合技术交流
【ADI工程师见解,你怎么看】高动态范围ADC——逐次逼近型还是Σ-Δ型?
本帖最后由 雨中 于 2014-11-29 20:30 编辑 问: 我的医疗成像应用需要100 dB动态范围。 能否帮我选择一种ADC架构——逐次逼近型还是Σ-Δ型? 答:工业、仪器仪表和医疗设备中使用的高性能 ......
雨中 ADI 工业技术
ppc2003 开发的程序能在windows Mobile 6下运行吗?
请问各位大侠,我用ppc2003开发的程序,现在需要给用户写运行环境,该如何写呢,我测试过可以在Windows 5.0 下运行,但是可以在Windows Mobile 6.0环境下运行吗,望各位大侠指点?...
fjfzpeggy 嵌入式系统
TIc2000 F28069M
请问有谁对在F28069M控制下的伺服电机懂得比较多呢? ...
yl8816 微控制器 MCU
有关MapInfo的问题
请问在CE中能不能用MapInfo这个东西(MapInfo MapX) 有没有推荐的教材或者msdn上有没有说明? ...
aluoqiang 嵌入式系统
IAR软件问题
Fatal Error: Uncontrolled termination 编译出现这个错误,搞了半天,不知道怎么回事?有大神遇到过相同问题没? ...
renqingbo stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 747  1703  1028  2498  113  18  10  41  37  48 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved