电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530WA1273M00DG

产品描述CMOS/TTL Output Clock Oscillator, 1273MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530WA1273M00DG概述

CMOS/TTL Output Clock Oscillator, 1273MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530WA1273M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1273 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
全新原装stm32f767 nucleo
搞了五块stm32f767 nucleo,具体情况看这里 全新的,原装,就是mouser买的,150不包邮不议价,这个价格相当划算了,要的赶紧,只有五块,先来后到啊 292425 292426 292427 ...
白丁 淘e淘
Boa服务器如何启动
我按教程安装了Boa服务器./boa启动不成功boa&启动 截图如下,求大神赐教 ...
pengge2013 ARM技术
TMS320C6747 EMIFA时钟配置
TMS320C6747 EMIFA时钟配置是怎么配啊,一半EMIFA时钟配置为133M,这个值怎么获得啊? ...
yelyly DSP 与 ARM 处理器
教师节来了,大家快乐快乐
工程师,您贵姓?@ 脚最多的工程师姓吴,叫吴工(蜈蚣);@ 脸最黑的工程师姓包,叫包工(包公);@ 脸最红的工程师姓关,叫关工(关公);@ 身份最卑微但一般多在海外的工程师姓劳,叫劳工;@ 身份也 ......
led2015 聊聊、笑笑、闹闹
视频文件信息的解析,有什么好的办法
现在研究解析视频文件,有没有什么接口,看了开发指南提到的AM-MEDIA-TYPE。也看了IMediaDet一些接口似乎帮不上忙 请高手指点下,是不是要用最笨的方法打开每个文件对响应的文件进行信息提取 ......
mcuwing 嵌入式系统
请问用WinDriver 怎么产生.SYS 文件?
请问用WinDriver 怎么产生.SYS 文件? 我用WinDriver 生成的驱动文件,通过VC6.0 编译调试都通过了,现在想生成.SYS文件,但是不知道怎么做,有谁知道吗?谢谢...
wktm 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 937  2910  2207  1873  1256  48  23  26  28  45 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved