电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531QA190M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 190MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531QA190M000DGR概述

CMOS/TTL Output Clock Oscillator, 190MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531QA190M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率190 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
德州DSP为 SOMA带来三重业务整合
DSP 驱动的解决方案向此前不可能抵达的地区提供主线路 VoIP 服务 日前,德州仪器 (TI) 宣布宽带无线接入技术的领先供应商 SOMA Networks Inc. 在其 SOMAport™ 300 无线宽带网关调制解 ......
maker 嵌入式系统
关于集成网卡检测问题。
各位高手发表一下自己的见解啊。 问题如下: 我主板目前搭载一块集成网卡,但我我想避免该集成网卡驱动程序或者应用检测到,我该怎么做?? 1 bios里面禁用是否可以达到目的? 2 直接把集 ......
luyuanle 嵌入式系统
为四川同胞祈福,分享你的抗震自救知识!
最不愿意看到这样的消息:四川阿坝州九寨沟县发生7.0级地震,震源深度20千米…… 316413 坛子里四川的朋友们,你们还好吗? 看新闻说社会各界救援队伍已经连夜赶赴现场进行抢险救援工 ......
eric_wang 聊聊、笑笑、闹闹
需要ST开发板和仿真器的朋友帮帮忙
需要ST开发板和仿真器的朋友帮帮忙 顺便去一下我的店cao8cao.taobao.com...
hand123 stm32/stm8
几种分析电路的常用方法
常用分析电路的方法有以下几种: 1:直流等效电路分析法 在分析电路原理时,要搞清楚电路中的直流通路和交流通路。直流通路是指在没有输入信号时,各半导体三极管、集成电路的静态偏置,也 ......
Aguilera 能源基础设施
二手Altera 开发板出售
开发板资料:http://www.21control.com/goods.php?id=33 准备买回来学习,种种原因,没有用上,九成新,现低价转让。 实物图片: 170919170920170921 ...
zjbwxl 淘e淘

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1715  1749  2293  2620  2625  1  2  42  22  35 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved