电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531DA426M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 426MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531DA426M000DGR概述

CMOS/TTL Output Clock Oscillator, 426MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531DA426M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率426 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
喜迎六一:萌娃的心思你来猜[已颁奖]
工程师的孩子平时都会想些什么呢? 她(他)们是不是会把自己的想法创作出来呢? 她(他)们创作的作品你都能看懂吗? 跟帖以照片形式晒娃平时创作的作品,先不要告诉大家创作的是什 ......
eric_wang 聊聊、笑笑、闹闹
使用F2812开发时需注意的问题
最近有部分用户咨询:为何编译程序没有问题,可是烧录不进去,或者烧录成功了无法运行 需要注意的问题: 1,CMD:F2812与别的器件不同,在调试过程中使用的一般是对于SRAM的定义,编译一个S ......
jimfoss 微控制器 MCU
用proteus给msp430仿真是没回都出现这问题,请问是咋回事,不论是进行什么实验
本帖最后由 你侬我侬 于 2014-5-9 08:53 编辑 http://f.hiphotos.bdimg.com/album/s%3D1100%3BqC:\Users\Lenovo\Desktop...
你侬我侬 Microchip MCU
用M3实现UART
用M3实现UART 本帖最后由 taburiss001 于 2011-10-11 14:26 编辑 ]...
taburiss001 微控制器 MCU
【DIY--手机】季夏木槿:即将完工的手机
本帖最后由 季夏木槿 于 2014-7-28 23:29 编辑 我DIY的手机终于要完工了。。。 最开始,由于缺少部分硬件,于是我先把显示界面和主菜单写好了 161732 161733 SIM ......
季夏木槿 DIY/开源硬件专区

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 346  541  375  1914  564  38  41  39  40  14 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved