电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530RB1328M00DGR

产品描述LVPECL Output Clock Oscillator, 1328MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530RB1328M00DGR概述

LVPECL Output Clock Oscillator, 1328MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530RB1328M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1328 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
关于单片机AGND和DGND的问题
请教各位大佬一个问题。像C8051F500这类的单片机同时存在AGND和DGND引脚,看开发板原理图可以看到模拟地和数字地间用零欧电阻连接。 个人理解从原理上讲数字地与模拟地的区分是为了避免数字干 ......
myyuzz123 微控制器 MCU
“消夏福利 欢庆端午"抢楼活动精选资源汇总
历时一个月的【消夏福利 欢庆端午】大批技术资料等你来领,还有好礼相助活动已经结束,在此活动中收到了许多网友精彩评论的资源,小编特意将这批资源整理汇总分享给大家。 鸟哥的linux私 ......
arui1999 下载中心专版
【MSP430共享】采用MSP430Δ-ΣADC外设实现高精度测量
关于用ADC实现的高精度测量71467...
hangsky 微控制器 MCU
EDK实验教程中文翻译
这是基于Xilinx FPGA的嵌入式EDK实验指导,非常有用!...
liwenqi FPGA/CPLD
重塑工程师体验:6月8日(今天)下午2点泰克新2系MSO全球发布会邀您参加!
611871 >>>扫描上方二维码或点此预约<<< 快来认识您喜爱的新移动设备 611866 它虽然很小,但非常重要。重量仅1.8公斤,厚度只有4厘米,这款小巧而强大 ......
eric_wang 测试/测量
关于wince注册表的几个问题
关于wince注册表的几个问题 1、Hive_based 和 ram_based的CE系统哪个启动更快? 2、我所谓的启动过程指的是从冷启动到所有的内置的驱动都已加载的过程,大约各需要多长时间? 3、采用基于hiv ......
talent11 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 438  1510  372  1607  778  10  41  43  59  51 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved