电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531TA84M0000DGR

产品描述CMOS Output Clock Oscillator, 84MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531TA84M0000DGR概述

CMOS Output Clock Oscillator, 84MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531TA84M0000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率84 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【雅特力开发板 AT32F421 测评】5、研究下EC11编码器
本帖最后由 ddllxxrr 于 2021-4-17 21:53 编辑 EC11我第一次看到是在淘宝,当时我就呆住了,因为这正是我要找的可以解决掉按键问题的最理想器件。 网上有介绍,在这不多此一举地介 ......
ddllxxrr 国产芯片交流
LPC2368模板
哪位朋友能发一个LPC2368 ADS的工程模块给我啊,我感激不尽啊:time: 在网上找死都找不到一个,高手门帮帮小弟啊!!!!!...
225489720 ARM技术
发帖庆McuIsp荣升站长!
在网站上挂了个论坛:http://www.mcuisp.com/bbs/index.asp作为mcuisp.exe和eagleCom的支持论坛,讨论ISP/IAP技术使用中如有问题,或者改进建议,欢迎提出。 相关链接:http://www.mcuisp.co ......
sjhlhj stm32/stm8
新手求助 急 谢谢!
毕设最终答辩时间越来越近 由于考研复试耽搁了较长时间 现在需求一个关于快速卷积的程序 希望高手帮忙 谢谢啦 可以发到我邮箱903891500@qq.com 谢谢……...
K.T.W DSP 与 ARM 处理器
提问+MSP430的DCO的校准信息被擦除了怎么办?
MSP430的DCO的校准信息即信息段部分被擦除了怎么办? ...
jxsl 微控制器 MCU
智能控制有源钳位反激
智能控制有源钳位反激转自:deyisupport作者:Eric Faraci当我第一次开始烹饪时,我宁愿独自一人,认为厨房里的其他人会让我分心。但当我开始尝试更复杂的食谱并进行多个烹饪步骤时,我发现拥有 ......
okhxyyo 能源基础设施

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 756  816  2683  2438  2217  16  17  55  50  45 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved