电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530WC1381M00DGR

产品描述CMOS/TTL Output Clock Oscillator, 1381MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530WC1381M00DGR概述

CMOS/TTL Output Clock Oscillator, 1381MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530WC1381M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1381 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【公告】诚邀毕业设计版主
本帖最后由 paulhyde 于 2014-9-15 09:49 编辑 本人对毕业设计部分等不是很熟,故毕业设计部分诚邀一位版主加入,希望可以引领大家一起进行毕业设计的讨论,共同把电子设计大赛/毕业设计版块做 ......
薛成 机器人开发
急急急,ccs里面没有430ware,困扰我几周了
急急急,ccs里面没有430ware 安装文件里面有430ware 的example,但是就是关联不到GUI上去,在welcome里面不显示430ware,不知道为什么,求大神相救:Cry: 本帖最后由 同并流加 于 2013-4-26 1 ......
同并流加 微控制器 MCU
射频全网通笔记(附全球频段划分及主要运营商对应表)
什么是6模? 六模就是支持TD-LTE、FDD-LTE、TD-SCDMA、EVDO&CDMA、WCDMA、GSM六种不同的通信模式, 六模和七模的区别 CDMA同时包括了CDMA2000(3G)和CDMA 1x(2G),七模是把CDMA ......
灞波儿奔 无线连接
报道来了!!
很高兴来到电子工程世界,大家多多指教!!!!...
徐可可 聊聊、笑笑、闹闹
3个本子,哪个性价好?
华硕 A6Jc A6Q23Jc-SL 8299 元 华硕 A6Jc A6Q23Jc-SL 主要性能CPU类型 Intel 酷睿双核 T2300(1.66GHz) 最高主频 1.66GHz 前端总线 667MHz 二级缓存 2048KB 迅驰技术 迅驰III(Na ......
djsrryd 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2892  694  2429  2387  1799  44  48  32  38  29 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved