电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

AS-7.680-32-2050-SMD-H25-TR

产品描述Parallel - Fundamental Quartz Crystal,
产品类别晶体/谐振器   
文件大小281KB,共3页
制造商Raltron
官网地址http://www.raltron.com/
标准
下载文档 详细参数 全文预览

AS-7.680-32-2050-SMD-H25-TR概述

Parallel - Fundamental Quartz Crystal,

AS-7.680-32-2050-SMD-H25-TR规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Raltron
包装说明HC-49, SMD, 2 PIN
Reach Compliance Codecompliant
其他特性TR, 7 INCH
老化5 PPM/YEAR
晶体/谐振器类型PARALLEL - FUNDAMENTAL
驱动电平500 µW
频率稳定性0.005%
频率容差20 ppm
JESD-609代码e3
负载电容32 pF
安装特点SURFACE MOUNT
标称工作频率7.68 MHz
最高工作温度70 °C
最低工作温度-20 °C
物理尺寸L12.0XB4.8XH2.5 (mm)/L0.472XB0.189XH0.098 (inch)
串联电阻70 Ω
表面贴装YES
端子面层Matte Tin (Sn)
Base Number Matches1

文档预览

下载PDF文档
SURFACE MOUNT MICROPROCESSOR CRYSTAL
Page 1 of 3
SERIES AS-SMD
FEATURES
EXCELLENT CLOCK SIGNAL GENERATOR FOR CPU’s
AVAILABLE IN EXTENDED TEMPERATURE RANGE
LOW PROFILE SURFACE MOUNT
SPECIFICATIONS
PARAMETER
VALUE
3.200 MHz TO 80.000 MHz
3.200 MHz TO 40.320 MHz
24.576 MHz TO 80.000 MHz
±30 PPM MAXIMUM
(±10 PPM, AND ±20 PPM AVAILABLE)
±50 PPM MAXIMUM
(±10 PPM, ±20 PPM AND ±30 PPM AVAILABLE)
-20°C TO +70°C STANDARD
-40°C TO +85°C EXTENDED
-55°C TO +125°C
±5 PPM PER YEAR MAXIMUM
10 pF to 32 pF OR SERIES
SEE TABLE 1
7.0 pF MAXIMUM
500 µW MAX
±5 PPM MAXIMUM 75 cm DROP TEST IN
3 AXES ON TO A HARD SURFACE
260°C ±5°C FOR 10s MAXIMUM
TABLE 1
FREQUENCY
(MHz)
3.579545
3.6864
4.000
4.032
4.096
4.194304
4.433619
4.9152
5.0688
6.000
6.144
6.176
7.15909
7.3728
7.680
8.000
MODE
FUND
FUND
FUND
FUND
FUND
FUND
FUND
FUND
FUND
FUND
FUND
FUND
FUND
FUND
FUND
FUND
MAX ESR
(OHMS)
180
150
130
130
130
130
130
130
100
80
80
80
70
70
70
60
FREQUENCY
(MHz)
8.064
8.192
8.6436
9.600
9.8304
10.000
10.240
10.244
10.245
11.000
11.0592
11.2896
12.000
12.288
12.800
14.31818
MODE
FUND
FUND
FUND
FUND
FUND
FUND
FUND
FUND
FUND
FUND
FUND
FUND
FUND
FUND
FUND
FUND
MAX ESR
(OHMS)
60
60
60
60
60
50
50
50
50
50
50
50
50
50
50
50
FREQUENCY
(MHz)
14.7456
16.000 TO 24.000
24.576
27.000
28.63636
29.000 TO 40.000
40.320
47.920
48.000 TO 80.000
MODE
FUND
FUND
FUND/3OT
FUND/3OT
FUND/3OT
FUND/3OT
FUND/3OT
3OT
3OT
MAX ESR
(OHMS)
40
40
40/80
40/80
40/80
40/70
40/70
70
70
FREQUENCY RANGE
MODE OF OSCILLATION
FUNDAMENTAL
THIRD OVERTONE
FREQUENCY TOLERANCE AT 25°C
FREQUENCY STABILITY OVER TEMPERATURE
OPERATING TEMPERATURE RANGE
STORAGE TEMPERATURE RANGE
AGING
LOAD CAPACITANCE
EQUIVALENT SERIES RESISTANCE
SHUNT CAPACITANCE
DRIVE LEVEL
SHOCK RESISTANCE
REFLOW CONDITIONS
R A L T R O N E L E C T R O N I C S
1 0 4 0 0 N .W . 3 3
rd
STREET
Miami, Florida 33172
U.S.A.
Telephone: 305-593-6033
Fax: 305-594-3973
e-mail: sales@raltron.com
web site: http://www.raltron.com
爆电路了,哈哈
今天,从日本来了个客户,拿了电路板来深圳调试,我看了电路图,只见5V电源的地和220V是共地的,心中暗喜,让他帮我测下过零信号,结果啊,哈哈,中了我的圈套,带的两快样板,全都爆了,谈笑间,墙鲁分飞湮 ......
jxb01033016 聊聊、笑笑、闹闹
ispLEVER的时钟约束项hold是否与xilinx的同样处理
ispLEVER的教程中,都没有指出电子表格中的时钟约束 hold应该怎么处理,都是空白.问:1/ispLEVER的时钟约束项hold是否与xilinx的同样处理,或者不需要添加hold约束值,2/既然ispLEVER的时钟约束有hol ......
eeleader FPGA/CPLD
怎么用VS2005开发在winCE5.0上运行的应用程序
怎么用VS2005开发在winCE5.0上运行的应用程序...
zjl2050 嵌入式系统
帮忙解决vhdl:quartus7.2 在运行if..genarate遇到的问题
本人在quartus7.2运行如下vhdl代码: library ieee; use ieee.std_logic_1164.all; entity shift is generic (len:integer); port(a,clk:in std_logic; b:out std_ ......
kittenqq 嵌入式系统
关于FPGA编译后结果能否转换为源代码的思考?
1. FPGA 编译后的. POF 和. SOF 文件 能否转换为 VHDL 或VERILOG ? 或者 XILINX 编译后的.JED 文件能否能否转换为 VHDL 或VERILOG ? 我想这个问题 如果能反推, 理论上应该可行的. 比如 单片机 ......
eeleader FPGA/CPLD
上传基于STM32F103RBT6 的MINI板 资料!
107676 107678 107679 107680 107682 这是一款以STM32F103RBT6为控制器,配置有CAN总线、RS485总线接口的MINI 开发板。既适合初学者学习用,又方便工程师做项目开发前做基于STM32系列控 ......
jiaxinhui2011 stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2224  1734  1604  2703  971  7  47  19  18  28 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved