电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531DC1071M00DGR

产品描述CMOS/TTL Output Clock Oscillator, 1071MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531DC1071M00DGR概述

CMOS/TTL Output Clock Oscillator, 1071MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531DC1071M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1071 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
初学de1-soc内部hps裸机编程,请各位指教
各位前辈: 大家好!小弟刚接触arm及de1-soc的开发板,准备进行裸机的arm程序开发,可是有点无从下手,因为之前没有过多接触,前期看了些资料,现在有些问题请教: 1.是否hps编程就是调用 ......
少年_tnwLo FPGA/CPLD
某人的母校——“北航2010届毕业床单展”
49136 49137 49138 ...
soso 聊聊、笑笑、闹闹
入库小车程序
见附件...
hhjj852147 单片机
无感BLDC问题,增加PWM占空比反电势会冲高影响斩波?
本帖最后由 SOCO 于 2017-10-13 09:49 编辑 这是我现在调的一个无感的BLDC,18V,有哪位大神能够指点指点,现在占空比开了25%,再加大到一定程度的话,会冲到最高影响波形轮廓,此时直流电源 ......
SOCO 工业自动化与控制
【原创】继续折腾MSP432 Launchpad 串口驱动OLED 改为硬件SPI~~~
前几天调通了MSP432 Launchpad 串口驱动OLED ,不过用的是软件模拟SPI 既然片子上带有硬件SPI,那就干脆用起来吧 于是昨天折腾了一晚上,终于调通了。不过其实只有单向的写数据,算是调通 ......
anqi90 微控制器 MCU
如何编写红外遥控解码程序,我想判断按键持续按下的消息(可加分)
单片机C语言 12M晶振 AT89S52 中断模式 检测某键持续按下 ...
chylong 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1430  302  406  2662  2894  43  19  12  32  8 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved