电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MB910M000BGR

产品描述LVPECL Output Clock Oscillator, 910MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530MB910M000BGR概述

LVPECL Output Clock Oscillator, 910MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MB910M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率910 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
MSP-EXP430FR5739实验板套件
:),一直想换到ti的处理器上面,这次正好在开发新产品,正好切入到ti这边来。...
zxgyjj 微控制器 MCU
你为什么要努力?这是我见过最现实的答案(转载)
你结婚了,不和父母住一起。 有了娃之后,你更能体会到父母当年的艰辛,你想好好爱爱父母,而你从来没用语言表达过爱,付出物质和行动是你传达爱的手段。 你也常问父母:“反正你们也退休 ......
wateras1 聊聊、笑笑、闹闹
【家中宝】 esp32s2 tcp+mqtt跑起来
本帖最后由 damiaa 于 2022-10-2 16:17 编辑 【家中宝】 esp32s2 tcp+mqtt跑起来 跑 tcp+mqtt其实是分两步的。第一是跑tcp,第二才是tcp上跑mqtt 当然你也可以在非tcp的通信层上 ......
damiaa DigiKey得捷技术专区
ALLEGRO快速换层技巧
ALLEGRO快速换层技巧 打开env文件 在EVN文件里增加如下命令 funckey 1 'pop bbdrill;pop swap;subclass top' funckey 2 'pop bbdrill;pop swap;subclass bottom' funckey 3 'pop bbdri ......
boli505 PCB设计
大家都用哪个pcb layout软件(多选)
pcb版块人气一直不错,在这里做个调查。 本帖最后由 hhy 于 2009-4-3 11:04 编辑 ]...
hhy PCB设计
做过wince下USB驱动请进
做过wince下USB驱动请进,我现在做的是关于USB协议层驱动的编写,现在可以读出:设备描述符、配置描述符、接口描述符、字符串描述符。 但是却都不到端点描述符。 如何设置断点属性呢?比如说 ......
hsywgf 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1731  1603  690  447  1070  52  17  6  20  11 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved