电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530HB203M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 203MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530HB203M000DGR概述

CMOS/TTL Output Clock Oscillator, 203MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530HB203M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率203 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
端口基础常识大全
非常好的资料,介绍网络上各种端口常规情况下的使用~...
吸铁石上 嵌入式系统
下一代汽车将实现无须人工干预的自主驾驶
Stanley背后的团队还在干个不停,该汽车刚刚赢得“美国国防研究项目机构”主办的2005年自主驾驶车辆穿越132英里内华达沙漠大赛的胜利。到2008年,斯坦福大学队将操纵他们的自主驾驶汽车做州际 ......
frozenviolet 机器人开发
NOTEPAD++ 很给力的编程辅助工具呢
:) :)...
ch0721 聊聊、笑笑、闹闹
保持电源系统中高效可靠的设计方案
DC-DC 转换器输入端的电容在保持转换器稳定性方面发挥着重要的作用,并有助于滤除输入端的电磁干扰(EMI)。DC-DC 转换器输出端的大电容则会给电源系统带来艰巨的挑战。DC-DC 转换器的许多下游 ......
fish001 模拟与混合信号
2410 lcd初始化代码 问题
arm2410 LCD640.C 中LCDInit函数中的一部分代码 不懂什么意思 LCDBANK=0x32000000>>22; /*LCDBANK是视频缓冲区在系统内存中位置*/ LCDBASEU=0x0; LCDBASEL=LCDBASEU+(48 ......
poorcabbage 嵌入式系统
分享下我的养鱼过程
本帖最后由 ylyfxzsx 于 2019-4-27 21:59 编辑 敲代码画板子总有不想做了的冲动,有时候久了想砸电脑的心都有,比较枯燥乏味,以往都是看看书,听听音乐,OH,其实我还好,既没有上司来监 ......
ylyfxzsx 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2566  1627  1800  2370  1568  22  53  50  11  52 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved