电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530RB578M000DG

产品描述LVPECL Output Clock Oscillator, 578MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530RB578M000DG概述

LVPECL Output Clock Oscillator, 578MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530RB578M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率578 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
51单片机编程问题
大家好,本人新手菜鸟一枚,编程遇到问题,特来求救! 我想在P1.0口输出脉冲信号。 信号的占空比由R7的值决定,如果R7的值为200,那么占空比大概就是80%, 如何使P1.0输出4个周期的高电平, ......
fsh_fu 单片机
PID算法
PID算法 ...
我的初恋---电子 单片机
AM1808 LCDC STN 模式问题
请问TI 有关于如何使用LCDC 接STN 单色4bpp屏的例子? 我现在的情况是设为TFT模式就可以看到LCD_VSYNC 和LCD_HSYNC 有跳变,如下 RasterModeConfig(SOC_LCDC_0_REGS, RASTER_DISPLAY_MODE_TFT ......
yinhu DSP 与 ARM 处理器
射频连接器如何进行现场PIM测试?
射频连接器中PIM是一种互调失真形式,发生在通常被认为是线性的组件中,例如电缆,连接器和天线。现场PIM测试是线性度和施工质量的综合衡量标准。 当受到蜂窝系统中发现的高RF功率的影响时, ......
fish001 无线连接
紧急求助!关于基于IP的最小化无线通讯模块的设计
现在遇到了问题,需要功能非常简单的,基于无线网络802.11/802.11g通讯的最小模块!请大侠帮忙啊! 我想做一个可以配置IP地址,并且进行基于无线网络IP通讯的最小化模块!输出能从寄存器输出收 ......
zhouzhaofu 嵌入式系统
16个Altera的SOC例子(ARM部分)
184006 ...
phantom7 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2400  1140  2529  2564  1227  49  23  51  52  25 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved