电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531NA612M000DGR

产品描述LVDS Output Clock Oscillator, 612MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531NA612M000DGR概述

LVDS Output Clock Oscillator, 612MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531NA612M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率612 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
求助,为什么一直显示您有新短消息
但打开后又没有!~声音还一直提示,只好关闭了遨游的声音,但其他网页也收到影响啊?...
larrybirdkobe 为我们提建议&公告
uClinux设备驱动程序的设计与编写
uClinux设备驱动程序的设计与编写 转载: uClinux设备驱动程序的设计与编写 1设备驱动程序的一般编写步骤 (1) 确定设备的主设备号 (2) 填充static struct file_operation这样的结构 ......
songbo Linux开发
请教GD32E230C开发板如何设置I2C1?
我想开启I2C1,使用PF6和PF7两个引脚,我参照I2C0配置了引脚,代码如下: void i2c_gpio_config(void) { /* enable GPIOB clock 启用GPIOB时钟*/ rcu_periph_clock_enable(RCU_ ......
hujj GD32 MCU
CE数据库
{ MessageBox(_T("打开或新建数据卷失败")); ...
天凉好个秋 嵌入式系统
菜鸟求助关于低功耗的问题
最近学习MSP430F149有关于低功耗的知识,但是不太懂。就是什么场合下可以运用低功耗模式?比如说外围模块在运行时就可以运用低功耗??求大神解答,问题可能笼统,请谅解 ...
王一天 微控制器 MCU
GPRS移植过程中的问题,PPP是不是必须的?
刚进入这个行业,对GPRS有一些陌生。 之前测试的时候,用PC连手机模块,进行PPP拨号,能够正常上网。 现在要直接在手机上上网,要求不使用PPP。 现在的问题是,我发送的IP数据包收不到响应。 ......
ljz1023 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1493  1584  29  2348  1052  10  5  29  51  52 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved