电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531EB271M000DG

产品描述LVPECL Output Clock Oscillator, 271MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531EB271M000DG概述

LVPECL Output Clock Oscillator, 271MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531EB271M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率271 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
关注6410同时编解码问题看过来
6410同时编解码问题: 1.编解码图像会串 2.编码质量下降 这个问题在三星BSP0.85,既8月11号的版本中已解决, 编码通过修改LIB\SsbSipH264Encode.c 的两个参数来解决: pCTX->intraqp ......
gueichun 嵌入式系统
STM32F030Disco——by hujj
@hujj “玩板”+STM32F030Disco驱动LCD5110显示屏 “玩板”+STM32F030Disco驱动TM1628控制芯片 “玩板”+基于STM32F030Disco的ADC实验 “玩 ......
okhxyyo 测评中心专版
求有创新的自主研发题目
近期要做一个自主创新计划,但不知什么题目比较好,所以求助一下。...
嘻嘻嘴嘴 51单片机
(悭钱十月)传感器报价专用贴
相应Leo417love 的号召,开专贴 大家把用过的传感器型号 价格 图片 用途 基本参数等发上来方便大家下次购买时的参考...
fengzhang2002 淘e淘
局域网络远程控制的继电器控制板
局域网络控制继电器控制板采用TCP/IP协议与控制主机(PC机)进行通讯,运行稳定可靠。传输距离远(通过交换机级连可以达300米,甚至可以通过互联网超远程控制继电器),每块继电器板分配一个唯 ......
lydnkj888 单片机
Ubuntu 14.04上 安装 openjdk-8-jdk 失败问题
Ubuntu 14.04上 安装 openjdk-8-jdk 失败问题 由于Ubuntu 14.04对于openjdk-8-jdk支持不太友好,看了些资料说明 ......
wateras1 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 302  393  2753  1608  1755  28  18  36  41  42 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved