电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AB112M000DG

产品描述LVPECL Output Clock Oscillator, 112MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531AB112M000DG在线购买

供应商 器件名称 价格 最低购买 库存  
531AB112M000DG - - 点击查看 点击购买

531AB112M000DG概述

LVPECL Output Clock Oscillator, 112MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AB112M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率112 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
PIC芯片复位原因不明
最近搞了产品,芯片总是莫名其妙地复位,不是看门狗。是不是哪里配置不对了?...
742206806 stm32/stm8
飞思卡尔 定时器TC值
刚开始学习飞思卡尔的控制器,对其中定时器TC值有疑问:比如说我循环产生5ms的中断,即从0-1875计数,为第一个5ms 当要产生第二个5ms时,TC值必须到1875+1875;还是我可以之前的TC值循环清零 ......
虚源草 NXP MCU
百万高清摄像机,你是如何理解的?
认识误区: 1. 带宽不够 2. 硬盘占用太大 3. 价格太贵 4. 只是用来网络监控 5. 使用麻烦 发展阻力: 1. 摄像机系列更难以全面与系列化 2. 后端录像设备开发难造价高...
john_wang 工业自动化与控制
FREESCALE汽车电子方案
本帖最后由 besk 于 2014-3-25 12:23 编辑 FREESCALE汽车电子方案选型 值得参考...
besk 汽车电子
优化大功率 DC/DC 转换器的 EMC 和效率 第 2 部分
优化大功率 DC/DC 转换器的 EMC 和效率 第 2 部分 在第 1 部分中,我们讲解了如何选择正确的电容器种类、功率电感器、开关频率以及半导体对 DC/DC 开关控制器的效率至关重要, ......
okhxyyo 电源技术
基于多机SPI协议的多机通信
基于多机S P I 协议的多机通信 的一篇论文...
xtss 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2333  1246  1916  1189  1240  24  15  12  8  17 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved