电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

532PA000273BG

产品描述CMOS Output Clock Oscillator, 25MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小2MB,共33页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

532PA000273BG概述

CMOS Output Clock Oscillator, 25MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

532PA000273BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性IT CAN ALSO OPERATE AT 20 MHZ
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号532
安装特点SURFACE MOUNT
标称工作频率25 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸177.8mm x 127.0mm x 41.91mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
Si532
D
U A L
F
R E Q U E N C Y
C
R Y S TA L
O
S C I L L A T O R
(XO )
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
Two selectable output frequencies
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
FS
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si532 dual frequency XO utilizes Silicon Laboratories’ advanced
DSPLL
®
circuitry to provide a low jitter clock at high frequencies. The Si532 is
available with any-rate output frequency from 10 to 945 MHz and select
frequencies to 1400 MHz. Unlike a traditional XO where a different crystal is
required for each output frequency, the Si532 uses one fixed crystal
frequency to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The Si532 IC
based XO is factory configurable for a wide variety of user specifications
including frequency, supply voltage, output format, and temperature stability.
Specific configurations are factory programmed at time of shipment, thereby
eliminating long lead times associated with custom oscillators.
CLK–
CLK+
(LVDS/LVPECL/CML)
FS
OE
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
(CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
FS
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si532
学习观看 学习动手模仿 吸取精华从而转化
跟着节奏 ——做一名射频设计工程师 常见射频同轴连接器 射频电路设计的5大经验总结 射频工程师入门必学:如何设计定向耦合器电路 天线原理和射频无源器件技术 射频 ......
btty038 无线连接
xilinx 和altera两者目前应用情况?
XILINX 给我感觉价格高,应用通信等高端应用。 ALTERA 价格便宜,应用工业和消费电子。...
eeleader FPGA/CPLD
串口wifi模块 串口无线模块
串口无线模块ZLSN7046T是上海卓岚推出的wifi转串口模块。它能够将wifi信号转化为串口信号,且支持多种功能,邮票孔封装,体积小巧可以外置天线或者内置天线。7046T支持一个UART TTL电平串口转WI ......
wzzlin123 51单片机
有人用RTL8309N做过光口交换机吗,熟悉realtek芯片的帮助一下
我用RTL8309N-CG 这颗芯片设计了一个三光四电的交换,打样出来,电口可以通,但是插上光模块,不通,用光纤收发器测试,只要插上光模块 收发器的指示灯不停的闪烁。光口是这么设计的。 57648 ......
killingspring 综合技术交流
两份华为内部Linux 培训资料
两份华为内部Linux 培训资料,309655309654 ...
error_echo Linux开发
关于屏保得问题
我在我使用的虚拟机里面怎么没有找到屏保相关的设置啊?...
xueping1020 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1888  775  1173  1159  232  38  10  31  36  12 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved