电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SC78M0000DGR

产品描述LVDS Output Clock Oscillator, 78MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530SC78M0000DGR概述

LVDS Output Clock Oscillator, 78MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SC78M0000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率78 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
时钟倍频后,12864显示出错,求原因
之前调的12864显示与按键检测的程序,一直没有问题。今天将DCO调到8M,结果显示就出现问题了。估计是时序的问题,一直在找原因,还望各位大神能帮忙指点一下。。。。原来可用的程序并没有对程序 ......
大雄@南京 微控制器 MCU
条码:全球通用的商业世界语
诚昱条形码 / 2011-11-25 说到“条码”这个词,相当一部分人会不解其意,甚而感到冷僻。事实上,条码却是全球通用的商业世界语,是物流信息的载体,它是解 ......
723737969xc 无线连接
ESP8266网关需要重点关注的几个异常场景
做一款稳定的网关从异常场景问题着手开始 做一款通信网关DEMO,一个月就差不多,做一款稳定网关,可能需要几年时间,14年开始 ......
wateras1 无线连接
有没有做过linux下的彩信开发的朋友啊?
可以相互交流一下,呵呵,留下QQ或者加我也可以 273423086...
gglu Linux开发
SIM900A+PL2303HK的SIM卡总是……
我在淘宝买了SIM900A的模块,USB-TTL用的是PL2303HK的芯片,我的问题:插入联通SIM卡,为什么注册后很容易掉线??...
o536fy 无线连接
蓝牙技术将走向何方?
过去几年,因为智能手机、可穿戴设备、物联网的迅速发展,尤其是过去两年TWS蓝牙耳机的流行。蓝牙产业的发展进入了快车道。 据蓝牙技术联盟高级战略规划总监Chuck Sabin介绍,截止到2019 ......
ohahaha 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1190  1410  2864  1764  2769  38  10  22  20  8 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved