电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AC645M000DGR

产品描述LVPECL Output Clock Oscillator, 645MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530AC645M000DGR概述

LVPECL Output Clock Oscillator, 645MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AC645M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率645 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
这是一个不需要文字说明的帖子
http://club.cat898.com/newbbs/dispbbs.asp?boardid=1&star=1&replyid=16311350&id=1534100&skin=0&page=1这是一位农民摄影家王搏的纪实摄影作品.这可是我的甘肃老家啊!!!...
onele 聊聊、笑笑、闹闹
【stm32F7英雄联盟大赛】多功能测试仪器---------手把手教你移植EMWIN+FreeRTOS(一)
本帖最后由 ihalin 于 2015-10-22 21:16 编辑 STM32F7的emwin + Freertos的移植 1.先打开stm32f7官方资料包。2.再先建一个文件夹取名STM32F7_EMWIN3.在新建文件夹里新建如下目录:217985 4 ......
ihalin stm32/stm8
基于LabVIEW图形界面的TI LM3S8962的开发--LabVIEW官方培训教程
官方培训教程,有例子和FLASH视频...
wanghongyang 微控制器 MCU
请问这俩个元器件叫啥
查了半天 都查不到 有相似封装的 能告诉名字 或怎么查就行 谢谢了 ...
PCB我不会 PCB设计
双节锂电保护芯片
给大家分享一个双节锂电保护IC的资料 193709 ...
w2000monkey 模拟电子
呵呵 说说我在最近一个月的“邪”事~~~
我觉得以下的事情,用相对不科学的话讲,就是:攒人品,等待更大地爆发,于是乎,今天毅然决然地买了人生中的第一次双色球...... 用科学的话讲:就是因为一件事情,影响了自己的情绪,于是乎 ......
soso 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2170  194  1161  1330  1657  41  20  28  36  14 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved