电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AC62M0000DG

产品描述LVPECL Output Clock Oscillator, 62MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530AC62M0000DG概述

LVPECL Output Clock Oscillator, 62MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AC62M0000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率62 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
稳压电源的几种保护技术
一、极性保护稳压电源的输入一般都是未稳压直流电源。由于操作失误或者意外情况会将其极性接错,将损坏开关稳压电源。极性保护的目的,就是使开关稳压器仅当以正确的极性接上未稳压直流电源时才能 ......
czf0408 LED专区
施密特触发
请问,mcu芯片引脚输入类型为施密特触发,就是说明该引脚有平稳波形的作用吗? ...
zhonghuadianzie PCB设计
测评汇总:RTT&瑞萨高性能 CPK-RA6M4 开发板
活动详情:【RTT&瑞萨高性能 CPK-RA6M4 开发板】更新至 2022-07-01测评报告汇总:@黄吴久【RTT&瑞萨高性能 CPK-RA6M4 开发板 测评】- 串口和USB通信【RTT&瑞萨高性能 CPK-RA6M4 开发板 测评 ......
EEWORLD社区 测评中心专版
回来了,HOHO
啥也不说。内牛满面啊。。。...
tx_xy 聊聊、笑笑、闹闹
寻找北京的朋友在WINCE下合作开发
手上有一项目,寻找1-2位在北京进行WINCE下开发的朋友(兼职即可),共同完成项目. 项目费用我们可以详谈. 请将个人的简单介绍发到guandm@gmail.com...
flyingaway 嵌入式系统
C语言的灵魂——指针
C语言的灵魂——指针 李亚锋 顶嵌嵌入式培训高级讲师,外企工作背景(威盛中国),出版过多部嵌入式书籍,在国内众多知 ......
topembedded 编程基础

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1796  810  391  757  2466  40  6  56  33  16 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved