电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MA484M000DGR

产品描述LVPECL Output Clock Oscillator, 484MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530MA484M000DGR概述

LVPECL Output Clock Oscillator, 484MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MA484M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率484 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
仪器仪表的看看。不错的文档
本帖最后由 paulhyde 于 2014-9-15 09:35 编辑 刚在网上找的。觉得好就顶顶。我认为不错。哈哈 本帖最后由 谢谢分享 于 2011-8-8 10:11 编辑 ] ...
谢谢分享 电子竞赛
evc 如何调试加载 exe and dll
我也写个虚拟驱动程序,需要加载到模拟器上调试, 分为2部分,dll 和 exe 文件 模拟器默认的时候,只加载自己的 exe ,这样永远也调用不了我的 dll, 请问如何设定 evc ?...
embedall 嵌入式系统
基于LM3S9B92开发板的uCOS-II接口
官方网站上下载的,前两天一直找这个,总算下来了,和大家分享一下。:pleased: 其它的文本资料因为网上有很多了,在此就不在一一提供了。我也是初学者,刚看了不到一周的时间,也没发现哪个资 ......
ultrabenz 微控制器 MCU
【HC32F460开发板测评】06 wm8731驱动TPA3116双声道数字功放
本帖最后由 1nnocent 于 2021-4-23 09:38 编辑 之前申请测评的时候就想把之前做的TPA3116数字功放用上, 上次做了wm8731单独播放音乐的功能, 这次将之前做的功放用上,功放刚好是双声 ......
1nnocent 国产芯片交流
关于单片机的中断问题
假如我们不对IP进行设置,当单片机正在T0中断服务子程序中运行的时候 INT0发生中断请求 单片机做何种处理?...
eeleader 工业自动化与控制
DSP CMD连接命令文件资源配置
DSP的存储器的地址范围,CMD是主要是根据那个来编的。 CMD 它是用来分配ROM和RAM空间用的,告诉链接程序怎样计算地址和分配空间. 所以不同的芯片就有不同大小的ROM和RAM.放用户程序的地方也不 ......
Jacktang DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2595  501  1677  1269  54  23  17  57  40  43 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved