电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531FC677M000DGR

产品描述LVDS Output Clock Oscillator, 677MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531FC677M000DGR概述

LVDS Output Clock Oscillator, 677MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531FC677M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率677 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
有关D类功放设计
系统总体设计 本系统由高效率功率放大器(D类音频功率放大器)、信号变换电路、外接测试仪表组成。439298 D类功放设计 D类功率放大器由PWM电路、开关功放电路及输出滤波器组成。 439299 ......
Jacktang 模拟与混合信号
STM32学习第六贴,内存篇,欢迎高手来喷,来指导
本帖最后由 long521 于 2017-6-9 16:05 编辑 关于STM32的内存,一共4个G,8个块,每块512M. 代码区是0-0x1fff_ffff,但是我们平时都是存在FLASH区,那么可不可以存这个0-0x1fff_ffff区呢? 外部R ......
long521 stm32/stm8
免费申请电源转换评估板
期待已久的免费申请活动又来了,这次为大家介绍的是: 381526 NBM 采用不足 3.3 立方厘米的封装,提供 48V 至 12V 双向转换,在 750W 稳定功率和 1kW 峰值功率下,支持 98% 的峰值效率。NBM 开 ......
eric_wang 电源技术
请问NS12864J在VDHL里面是怎么驱动
刚学VHDL了,可是硬件上NS12864J液晶显示器不会驱动,哪位大哥能帮帮我的...
iaiwork21 嵌入式系统
请教如何去掉BSP中不需要的驱动?
BSP 中有些驱动用不上的,可不知道该怎么去掉,在百度找了一篇删除不用驱动的方法,可讲得太深奥了,看不懂啊,希望高手能给我解释解释,详细一点点,感激不尽。 原文: WinCE中如何删除一 ......
liming66 嵌入式系统
STM32硬件开发
RT...
wanghongyang stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1759  2507  1197  2093  2369  57  15  3  59  36 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved