电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530NB513M000DGR

产品描述LVDS Output Clock Oscillator, 513MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530NB513M000DGR概述

LVDS Output Clock Oscillator, 513MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530NB513M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率513 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
求教大神们balun陶瓷贴片 哪里有卖的?
最近要画个stm32w108的板子,不知道这个陶瓷巴伦从哪里可以买到,谢谢大家了,小弟初学,大家要使劲赐教哈 小弟拜谢~~...
snowbird123 无线连接
wince注册表改为hivebased后,那个RegFlushKey要写在哪里去调用呢
如题,请指教,我想在ce上装个程序,装好后怎么保存住注册表?谢谢...
henbane 嵌入式系统
虚心请教vs2005开发Wince5.0的问题~
vs2005连接CE5.0Emulator的问题! 我看过了论坛里面的的连接步骤的帖子!按照步骤做了!但是到最后几步的时候,用PC ping CE的时候老是noping!然后在vs2005里填ip也连不上设备!请问这怎么解 ......
rissun 嵌入式系统
CC2591的微带线问题
做CC2530_2591模块时,由于自己用的2层板,参考设计是4层板,这样遇到的问题是2591的PA1,PA2,LNA引脚对应的微带线如果转换成2层板,微带线太粗了,导致PCB出错,TI的参考1-2层板厚是0.18mm,而 ......
w1964332 无线连接
关于TivaWare_C_Series-1.1固件库的问题
本人是新手,这是我安装的固件库,我用的芯片是TI的TM4C1231H6PMI,请问一下如果我要使用库函数,是在哪个文件夹中?另外每个文件夹中是些什么内容,可否简单介绍下?谢谢! ...
hopeszhao 微控制器 MCU
外部中断的问题
我用CC2541做了个小板子,有10个按键,一个灯。 试外部中断,发现时灵时不灵,有误操作。 程序如下: /*********************************************************************** ......
chenbingjy 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2060  2884  2493  1775  1942  49  56  22  52  32 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved