电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AB459M000DG

产品描述LVPECL Output Clock Oscillator, 459MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530AB459M000DG概述

LVPECL Output Clock Oscillator, 459MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AB459M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率459 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
MPS整理_ACDC DCDC 的EMI设计概要
MPS整理_ACDC DCDC 的EMI设计概要 660492660493660494 660496 660497660498 660499 660500 660501 ...
qwqwqw2088 电源技术
电池供电电路做防反,哪种方式好一点
各位老师,请教电池供电电路做防反,下面的电路哪种方式好一点 660509 660510 ...
Aguilera 电源技术
玩转RP2040之LCD绘制基本形状测试
上篇文章: 玩转RP2040之Python开发环境搭建,进行了RP2040的Python软件开发环境搭建与测试,本篇进行程序编写,测试LCD的基础显示功能。 RP2040用到Python环境,准确的讲是MicroPython,它是 ......
DDZZ669 消费电子
【行空板 Python编程学习主控板】ADC测试与简易示波器实现
c4606b7d2a9dac99340ce8eb51dd5c53 前言 板子提供了丰富的接口,这一篇我们以ADC为例实现一个简单的示波器的Demo,体验开发板快速的接口开发能力。 接线 使用P22的ADC输入,外接滑 ......
qinyunti 嵌入式系统
聊聊最近看的书
万物发明指南 讲了很多东西从无到有怎么去做,非常适合小朋友,也适合咱们喜欢探索的大朋友。其中不乏很多实用的东西。 万一哪天去野外了就用上了,应该要带本书,就带万物发明指南 ......
xutong 聊聊、笑笑、闹闹
【瑞萨 CPK-RA2L1 开发板】测评2-UART环回配置
瑞萨的e2studio使用起来还是没有MDK使用起来方便,这里使用KEIL进行开发 使用rasc进行配置开发 设置堆栈 660348 添加串口9,板子上没有引出,需要自己进行外接 在 FSP 配置界面里面 ......
222zhumingming 瑞萨MCU/MPU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1286  1580  682  2313  2093  1  42  59  55  53 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved