电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EB769M000BGR

产品描述LVPECL Output Clock Oscillator, 769MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530EB769M000BGR概述

LVPECL Output Clock Oscillator, 769MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EB769M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率769 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
这是一本VHF/UHF书
584850 584851 584852 584853 ...
btty038 无线连接
saa3010的解码不稳定
void IR_INT0() interrupt 0 using 0 { TL0=0x86; //赋低位 TR0=1; //开启定时器0 TH0=0xfe; //赋高位 EX0=0; //关闭外部中断 table=table=table=0; ......
472666316 单片机
STM32又一高能新娃出世——STM32H7
264055 看看H7的性能,400MHz,Coremask得分2010,比STM32F7提高了一倍多,功耗只有F7的一半新生儿把他的哥哥F7拍的够呛:loveliness:, 这次ST推出的这款新的MCU直接面向当前的物联 ......
nmg stm32/stm8
485通讯
系统一块主板,30块辅板,通讯距离100米内 全部使用的芯片max3485 现在想要主板多带一些辅板??? 单片机只有一个串口可以应用。 不用中继器, 请问该如何处理呢? ...
fhlso 模拟电子
nand flash的寄存器小问题???
nand flash的寄存器小问题??? 我的64M nandflash的datasheet上面没有提及到任何的寄存器,是不是表示不带有寄存器啊?那么我怎么去控制读取这个nand flash?...
coffeewjf 嵌入式系统
伟福仿真器使用问题
刚装了个伟福的仿真软件,用他里边自带的汇编程序试了下,提示说没有安装编译器或者编译器路径错误,自带的文档里说明伟福自带有汇编的编译器,编译器路径也设置了,这是怎么回事啊,大家帮帮忙 ......
haoya84 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1339  1484  2146  1798  1321  50  5  27  13  2 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved