电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MA398M000BGR

产品描述LVPECL Output Clock Oscillator, 398MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531MA398M000BGR概述

LVPECL Output Clock Oscillator, 398MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MA398M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率398 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
【低功耗】SRAM、SDRAM的Verilog模型
SRAM、SDRAM的Verilog模型 SRAM :IS61LV25616AL.exe SDRAM :mt48lc2m32b2.v 本帖最后由 dream_byxiaoyu 于 2011-11-21 10:44 编辑 ]...
dream_byxiaoyu FPGA/CPLD
兼职承接单片机开发任务
兼职承接C51、PIC、飞利普、义隆、合泰、松瀚等单片机开发任务,提供技术支持,方案开发设计。在电磁炉、充电器、小家电、RF遥控电动玩具、2.4G开发方面本人积累了一定的经验,可以提供成功案例 ......
chongxinzhenzuo 嵌入式系统
请问各位:对AD和DA的接地有什么讲究?
看过一些资料,有的说模拟地和数字地铺到一起,有的说分开好…… 搞不懂,请高手赐教...
zjjone 嵌入式系统
#双粉有奖#关注TI官方微博和微信,诸多好礼等你拿!
即日起,只要您同时关注TI官方微信(tisemi)和微博(http://weibo.com/tisemi),并在微信中提交您的微博ID+希望获得的礼品,就可以参与抽奖,奖品包括各种超级实用的技术书籍和Jack Kilby Day ......
EEWORLD社区 TI技术论坛
为啥科技业阳盛阴衰
摘要]吸引年轻女性对科技感兴趣,树立榜样是重要手段。 http://img1.gtimg.com/tech/pics/hv1/59/135/1682/109406534.jpg 不久前,苹果公司公布了其美国员工多样性报告:女性仅占该公司员 ......
Benjoy 机器人开发
UART1管脚重定义使用的,内部ROM还支持升级吗?
有明确的说法吗?谢谢...
yanhaihaha stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 111  2154  1383  1847  1257  18  59  5  51  39 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved