电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EB111M000BGR

产品描述LVPECL Output Clock Oscillator, 111MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530EB111M000BGR概述

LVPECL Output Clock Oscillator, 111MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EB111M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率111 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
初学电子知识
 初学电子知识,请先把“电”当做“水”,“电路”就等于“水路”;接着了解一些常用名词术语,对照实物认识几种常用的电子元件及其功能;最后动手做一些实验。   任何电子产品都是电子元件 ......
fighting 模拟电子
My request
建议EEWORLD能开发出安卓版软件可用手机下载资料,但愿可行吧。一一期待!...
dirty 为我们提建议&公告
低频功率放大电路的问题
低频功率放大电路一个实用的放大器通常含有三个部分:输入级、中间级及输出级,其任务各不相同。一般地说,输入级与信号源相连,因此,要求输入级的输入电阻大,噪声低,共模抑制能力强,阻抗匹 ......
fish001 模拟与混合信号
一点心得。
最近一直在研究uclinux移植的东西,包括内核移植,驱动加载,还有一些软件应用的移植,其中当然遇到了很多问题,有许多也都通过在网上搜索资料给解决了,但是每次出一个错都似乎得从别人那得到 ......
范小川 嵌入式系统
智能SFP模块
目前,各种网络中所需要的光收发一体模块种类越来越多,要求也越来越高。为了满足系统不断增长的需求,光模块正不断走向标准化、小型化、智能化发展。智能SFP模块,即采用数字诊断功能的SFP光模 ......
电子大拿 无线连接
STM32专用复位电路问题?
现在复位电路只是阻容电路(电阻10看,钽电容1UF),发现有个别的复位有时不容易成功(经查可能是上电电源启动慢),所以现在准备用专用复位电路CAT809推挽输出低电平最大20mA输出,需要连NR ......
6562748 stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1538  1835  1962  2506  2172  24  47  11  12  4 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved