电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531UB1382M00DGR

产品描述CMOS/TTL Output Clock Oscillator, 1382MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531UB1382M00DGR概述

CMOS/TTL Output Clock Oscillator, 1382MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531UB1382M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1382 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
高速嵌入式硬件设计讲义
250794250795250796 高速嵌入式硬件设计讲义 ...
qwqwqw2088 模拟与混合信号
EthernetPOWERLINK技术基础
EthernetPOWERLINK技术基础...
EPACCN 工业自动化与控制
【瑞萨电子MCU套件免费试用】使用瑞萨R7FC080212 芯片开发的激光防盗告警装置
本帖最后由 mars4zhu 于 2014-10-20 22:44 编辑 使用瑞萨R7FC080212 芯片开发的激光防盗告警装置 文档编号RD-0003-A0 关键字激光防盗、光敏电阻 摘要本文记述了采用瑞萨电子 ......
mars4zhu 瑞萨MCU/MPU
男士 手表 大家推荐一下
感觉有的时候挺不方便的,手表毕竟是手表,手机还是手机,感觉无可替代!希望大家推荐一款,或者一个品牌的手表,价格在1000元左右!购买方式最好可以邮购!...
37°男人 聊聊、笑笑、闹闹
为什么我的windows mobile的手机安装了一个IURamFlagLTk.cap.pkg(是一个更新程序)后,手机不能启动
为什么我的windows mobile的手机安装了一个IURamFlagLTk.cap.pkg(是一个更新程序)后,手机不能启动,重新刷机后还是不能启动。。。 现在想恢复到以前状态都不行了~~~~...
nuaajiang 嵌入式系统
EDA软件元件模型各项参数讲解!
大家都知道学习EDA软件 首先要了解元器件的各项参数,要理解各项参数的含义 现在我把现有的元件的各项参数一一写出来,为大家注释含义,希望对大家有帮助 电阻模型参数 R 电 ......
wanggq FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 519  2790  147  208  1833  38  17  30  42  18 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved