电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530UC986M000DG

产品描述CMOS/TTL Output Clock Oscillator, 986MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530UC986M000DG概述

CMOS/TTL Output Clock Oscillator, 986MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530UC986M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率986 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
等离子是否到了穷途末路
本帖最后由 jameswangsynnex 于 2015-3-3 20:00 编辑 等离子(PDP)是指通过在两张薄玻璃板之间充填混合气体,施加电压使之产生离子气体,然后使等离子气体放电并与基板中的荧光体发生反应,从 ......
leslie 消费电子
PIC单片机 PWM模块开启后,一般通过什么关闭
1、是通过改CCP引脚的TRISX 寄存器 2、还是改CCXM《3:0》关闭PWM 3、定制定时器 我通过PROTES仿真第一种可以实现,但第二种第三种都不能实现。我想问一下大家都是通过配置什么来关 ......
男哥 Microchip MCU
请教两个问题
1、Ndis库没有向nids微端口驱动的接口函数(如初始化函数等)下发irp,那代码中的irp是从哪里来的?ndis微端口驱动自己组建的吗? 2、如何看到ndis微端口驱动中irp中包含的是什么板侧的指令? ......
almax12 嵌入式系统
看MCU精品课程,让你立马变身考试达人!
活动时间: 2015年3月16日——4月19日 活动流程: 完善论坛个人信息(我们将根据完善的个人信息邮寄礼品); 本活动共有 9 门TI MCU 精品课程,选择感兴趣课程,点击学习并且参与考试 ......
EEWORLD社区 微控制器 MCU
大家在用STM32,有没有看到过别人Nucleo + Scratch的制作!适合孩子图形编程
大家在用STM32,有没有看到过别人Nucleo + Scratch的制作!适合孩子图形编程 ...
蓝雨夜 stm32/stm8
[转] 世界十大趣味婚俗
19416 印度婚礼:为了祭祀   在印度教徒看来,结婚的首要目的是完成种种宗教职责,其中祭祀最为重要;但是,男子必须结婚生儿子才有资格向祖宗供奉祭品。因此,在结婚仪式上,夫妇双方 ......
shuangshumei 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2539  1104  2209  413  2906  27  13  45  55  4 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved