电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530UC1407M00DG

产品描述CMOS/TTL Output Clock Oscillator, 1407MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530UC1407M00DG概述

CMOS/TTL Output Clock Oscillator, 1407MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530UC1407M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1407 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
請問有關SimWriteMessage這隻程序的問題
請問一下各位高手!! 小弟在調用到這隻程序時 就會一直返回下面的錯誤訊息 E_INVALIDARG (0x80070057L) 再找了下文章之後 發現像是SimSetLockingStatus 這類的 這也是特權API 所以 ......
0211liucheng 嵌入式系统
程序
对弈计时器的程序 89C51的...
wtt2279812460 DIY/开源硬件专区
关于MSP430的485通讯的问题
我用两个msp430f149的板子,进行485通信,一个发,一个收。主机发信息,从机能收到并且显示,但是从机返回信息,主机就收不到了,没有显示,把两个板子对调也不行,主机可以发信息给从机,从机 ......
mengyu139 微控制器 MCU
面向MFC造型的汽车覆盖件模具设计
4.在汽车覆盖件模具设计中引入并行工程思想4.1.并行工程的概念并行工程是相对于以往串行生产技术而提出的一种新的产品设计、制造模式,美国防务分析研究所在1988年12月提出了对并行工程的定 ......
frozenviolet 汽车电子
Altium Designer v21.7.1.17
本帖最后由 dcexpert 于 2021-9-28 21:03 编辑 百度网盘:https://pan.baidu.com/s/1TcUbZxmKLPxMkMPM38g2XA 提取码: am3t ...
dcexpert PCB设计
reset要运行的汇编文件是哪个??
我从论坛上得知,系统上电启动,休眠唤醒,和reset引脚来了有效信号,这三种情况下,系统都先运行reset的那段汇编程序,里面有判断是哪种情况下的reset的。 那个汇编文件究竟是哪个文件夹里 ......
dorna 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2769  696  1255  1887  754  12  1  44  30  16 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved